



全文預(yù)覽已結(jié)束
下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
124 第十章 第一節(jié) 常見的組合邏輯電路 共4 頁 脈 沖 與 數(shù) 字 電 路 課 程 教 案序號:12教學(xué)內(nèi)容: 第十章 組合邏輯電路第一節(jié) 常見的組合邏輯電路目的與要求:掌握簡單組合邏輯門電路符號和輸入輸出關(guān)系;理解加法器、比較器、編碼器和譯碼器的輸入輸出關(guān)系。重點與難點:與非、或非、與或非及異或門電路符號及對應(yīng)的邏輯函數(shù)關(guān)系其它組合邏輯電路的分析方法課 型:講解教學(xué)方法:用圖示法表現(xiàn)組合邏輯門電路同基本邏輯門電路之間的聯(lián)系;用真值表說明組合邏輯電路的功能。教 具:組合邏輯電路教學(xué)掛圖時間分配:導(dǎo)入5分,組合邏輯門電路30分,其它組合邏輯電路50分(其中,加法器10分,比較器15分,編碼器10分,譯碼器15分),小結(jié)與作業(yè)布置5分。教學(xué)進程:導(dǎo)入復(fù)習(xí):(提問)1、什么是門電路?常用的基本邏輯門電路有哪幾種? 2、什么是正邏輯和負邏輯?(引言)用門電路可以組成各種復(fù)雜的邏輯電路來模擬不同的邏輯函數(shù)關(guān)系,這些邏輯電路分成兩大類:組合邏輯電路和時序邏輯電路。正課 第十章 組合邏輯電路概述:什么是組合邏輯電路?電路的輸出只與該時刻的輸入信號有關(guān),而與電路原來的狀態(tài)無關(guān);組合邏輯電路由邏輯門電路組成,且不含任何形式的信號回授(即反饋)?;具壿嬮T電路就是最基本的組合邏輯電路。第一節(jié) 常見的組合邏輯電路一、簡單組合邏輯門電路概述:有與非門、或非門、與或非門和異或門等。&1ABF&ABF1與非門電路電路符號:邏輯函數(shù):FAB真值表:(略)2或非門電路1ABF11ABF電路符號:邏輯函數(shù):FAB1F1&ABCD真值表:(略)&13與或非門電路F電路符號:邏輯函數(shù):FABCDB1A&11F1ABF4異或門電路電路符號:邏輯函數(shù):FABABAB(推導(dǎo)邏輯關(guān)系)真值表:(略,強調(diào)其異或的含義)二、其它組合邏輯電路 A B S 0 0 0 0 1 1 1 0 1 1 1 0半加器真值表1加法器加法器的基礎(chǔ)是一位加法器,一位加法器有半加和全加兩種。(1)半加器 只實現(xiàn)本位相加(不計算低位向本位的進位,也不向高位進位)由真值表可知,異或門就能完成半加器功能。Ci1 Ai Bi Si Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1全加器真值表(2)全加器 實現(xiàn)本位和低位進位三者相加,并向高位進位(即有三個輸入端,兩個輸出端)全加器真值表:全加器本位和Si和進位Ci的邏輯表達式:SiCi1(AiBi) CiAiBiCi1(AiBi)電路實現(xiàn):Si由兩個異或門組成,Ci由一個異或門、一個與或非門和一個非門組成。(學(xué)生練習(xí))FACi1AiBiSiCi全加器的邏輯符號:2比較器(1)一位同比較器 只判斷兩個一位二進制數(shù)是否相等的邏輯電路,它是多位比較器的基礎(chǔ)。 A B G 0 0 1 0 1 0 1 0 0 1 1 1同比較器真值表一位同比較器的真值表:相等時為1,不等時為0。正好同異或門相反。一位同比較器的邏輯表達式:GiAiBi 或GiABAB1&FBA11同或門電路一位同比較器的電路實現(xiàn):可以用異或門和非門實現(xiàn),或稱為異或非門。也可用同或門電路來實現(xiàn)。1ABF異或非門符號大小比較器真值表 Ai Bi Li(Bi小) Mi(Bi大) 0 0 0 0 0 1 0 1 1 0 1 0 1 1 0 0(2)一位大小比較器 與同比較器相比,大小比較器有兩個輸出端,分別表示AB或AB。一位大小比較器的真值表:AiBi時Li為1,Mi為0;AiBi時Li為0,Mi為1;AiBi時Li和Mi均為0。一位大小比較器的邏輯表達式:LiAiBi,MiAiBi一位大小比較器的電路實現(xiàn):BiAi&11LiMi 相當于在異或門中去掉了右面的或門。3編碼器一種多輸入端和多輸出端的組合邏輯電路。作用是把要傳送的信息編制成二進制碼信號。其電路根據(jù)編碼的要求不同而不同。B1B0A00B01C10D11舉例:將A、B、C、D四個人編成兩位二進制碼,即用“00”表示A,“01”表示B,“10”表示C,“11”表示D。其編碼真值表可以表示成:由此得到編碼器的邏輯表達式:(注意B0和B1取“1”值項的和) B0BD B1CD1AB1CDB0B1由于A、B、C、D中只有一個且必有一個取值為“1”,得到的就是取值為“1”項的編碼。有關(guān)的編碼電路如右圖所示。4譯碼器譯碼是編碼的逆過程。常用的譯碼器有二進制譯碼器、二十進制譯碼器和顯示譯碼器等。按二進制數(shù)的大小把二進制碼譯成有序的對應(yīng)狀態(tài),稱為二進制譯碼。如上例中將二進制編碼B1B0譯成對應(yīng)的A、B、C、D的取值狀態(tài),就屬于二進制譯碼。上例中的譯碼真值表:ABCDB00101B10011AB1B0BB1B0CB1B0BA&11&CDB1B0DB1B0有關(guān)的譯碼電路:學(xué)生練習(xí):當B1B000,B1B001,B1B010和B1B011時,A、B、C、D端的輸出分別為什么電平?小結(jié):組合邏輯電路是一種輸出只與該時刻的輸入信號有關(guān),而與電路原來狀態(tài)無關(guān)的邏輯電路。最簡單的組合邏輯電路
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 公司教師節(jié)員工活動方案
- 公司組織健身活動方案
- 公司生活會活動方案
- 2025年英語四級考試試題及答案
- 2025年中小學(xué)教育改革與進展試題及答案
- 2025年文化歷史研究生入學(xué)考試試題及答案
- 2025年文物保護工程師資格考試試卷及答案
- 2025年數(shù)字經(jīng)濟時代的人才培養(yǎng)與發(fā)展試題及答案
- 2025年外語聽說能力與實踐考試題及答案
- 2025年人才招聘與選拔能力測試卷及答案
- 管道施工安全培訓(xùn)
- 具有形狀記憶功能高分子材料的研究進展
- 2023國機集團財務(wù)資產(chǎn)紀檢監(jiān)察中心公開招聘2人歷年高頻難易度、易錯點模擬試題(共500題)附帶答案詳解
- PCBA元件焊點強度推力測試標準
- 食用菌的保鮮技術(shù)研究進展
- 可持續(xù)建筑(綠色建筑)外文翻譯文獻
- 2023年春國家開放大學(xué)工具書與文獻檢索形考任務(wù)1-4及答案
- 2023年03月北京海淀區(qū)衛(wèi)生健康委所屬事業(yè)單位招聘430人(第一次)筆試參考題庫含答案解析
- ISTA-3A(中文版)運輸-試驗標準
- 小學(xué)科學(xué)-蠶變了新摸樣教學(xué)課件設(shè)計
- 企業(yè)資產(chǎn)評估工作底稿模版
評論
0/150
提交評論