計(jì)數(shù)器及其應(yīng)用實(shí)驗(yàn)_第1頁(yè)
計(jì)數(shù)器及其應(yīng)用實(shí)驗(yàn)_第2頁(yè)
計(jì)數(shù)器及其應(yīng)用實(shí)驗(yàn)_第3頁(yè)
計(jì)數(shù)器及其應(yīng)用實(shí)驗(yàn)_第4頁(yè)
計(jì)數(shù)器及其應(yīng)用實(shí)驗(yàn)_第5頁(yè)
已閱讀5頁(yè),還剩1頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、1 學(xué)習(xí)集成觸發(fā)器構(gòu)成計(jì)數(shù)器的方法。學(xué)習(xí)集成觸發(fā)器構(gòu)成計(jì)數(shù)器的方法。2 掌握中規(guī)模集成計(jì)數(shù)器的使用方法及功能測(cè)試方法。掌握中規(guī)模集成計(jì)數(shù)器的使用方法及功能測(cè)試方法。實(shí)驗(yàn)六、計(jì)數(shù)器及其應(yīng)用實(shí)驗(yàn)六、計(jì)數(shù)器及其應(yīng)用 一、實(shí)驗(yàn)?zāi)康模阂?、?shí)驗(yàn)?zāi)康模?. 數(shù)字電路實(shí)驗(yàn)箱。數(shù)字電路實(shí)驗(yàn)箱。2. 雙雙D觸發(fā)器觸發(fā)器74LS74(兩片)兩片) 同步十進(jìn)制可逆計(jì)數(shù)器同步十進(jìn)制可逆計(jì)數(shù)器74LS192 四二輸入與非門四二輸入與非門74LS00(CC4011)。)。二、實(shí)驗(yàn)儀器及元器件:二、實(shí)驗(yàn)儀器及元器件:三、實(shí)驗(yàn)原理三、實(shí)驗(yàn)原理1、74LS74(雙雙D觸發(fā)器觸發(fā)器)2S 2DD2CPD2R 1S 1DD1CPD1

2、RC11DSR2Q1Q2Q1Q特點(diǎn):特點(diǎn):(1)單輸入端的雙)單輸入端的雙D觸發(fā)器。觸發(fā)器。(2)它們都帶有直接置)它們都帶有直接置0端端RD和直接置和直接置1端端SD,為低電平有效。,為低電平有效。(3)為)為TTL邊沿邊沿觸發(fā)器,觸發(fā)器,CP上升沿觸發(fā)。上升沿觸發(fā)。 CP=CLK; RD=CLR; SD=PRE2、用、用2個(gè)上升沿觸發(fā)的個(gè)上升沿觸發(fā)的D觸發(fā)器組成的兩位異觸發(fā)器組成的兩位異步二進(jìn)制加法計(jì)數(shù)器。步二進(jìn)制加法計(jì)數(shù)器。工作原理:工作原理:D觸發(fā)器都接成觸發(fā)器都接成T觸發(fā)器。觸發(fā)器。3、同步十進(jìn)制可逆計(jì)數(shù)器、同步十進(jìn)制可逆計(jì)數(shù)器74LS192LD置數(shù)端;置數(shù)端;CPU加計(jì)加計(jì)數(shù)端;數(shù)

3、端;CPD減計(jì)數(shù)端;減計(jì)數(shù)端;CO非同步進(jìn)位輸出端;非同步進(jìn)位輸出端;BO非同步借位輸出端;非同步借位輸出端;D0、D1、D2、D3計(jì)數(shù)器輸入端;計(jì)數(shù)器輸入端;Q0、Q1、Q2、Q3數(shù)據(jù)輸數(shù)據(jù)輸出端;出端;CR清除端清除端4、實(shí)現(xiàn)任意進(jìn)制計(jì)數(shù)、實(shí)現(xiàn)任意進(jìn)制計(jì)數(shù)有級(jí)聯(lián)法、清零法、置數(shù)法等方法。有級(jí)聯(lián)法、清零法、置數(shù)法等方法。四、實(shí)驗(yàn)內(nèi)容:四、實(shí)驗(yàn)內(nèi)容: 1. 用一片用一片74LS74(雙(雙D觸發(fā)器)構(gòu)成二位二進(jìn)制觸發(fā)器)構(gòu)成二位二進(jìn)制異步加法計(jì)數(shù)器,測(cè)試邏輯功能。異步加法計(jì)數(shù)器,測(cè)試邏輯功能。(1)將一片)將一片74LS74接成加法計(jì)數(shù)器。輸入端接成加法計(jì)數(shù)器。輸入端D1、D0 接至邏輯開關(guān)輸

4、出插孔,將接至邏輯開關(guān)輸出插孔,將CP端接單次脈沖源,輸出端接單次脈沖源,輸出端端Q1、Q0接邏輯電平顯示插孔,接邏輯電平顯示插孔, VCC接高電平接高電平+5V。 (2)清零后,逐個(gè)送入單次脈沖,觀察并記錄)清零后,逐個(gè)送入單次脈沖,觀察并記錄Q1、Q0狀態(tài)。狀態(tài)。 (3)將單次脈沖改為)將單次脈沖改為1Hz的連續(xù)脈沖,觀察的連續(xù)脈沖,觀察Q1、Q0的狀態(tài)。的狀態(tài)。 2、測(cè)試同步十進(jìn)制可逆計(jì)數(shù)器、測(cè)試同步十進(jìn)制可逆計(jì)數(shù)器74LS192的邏輯功能。的邏輯功能。 3、用兩片、用兩片74LS192構(gòu)成六十進(jìn)制計(jì)數(shù)器。構(gòu)成六十進(jìn)制計(jì)數(shù)器。 ( 個(gè)位個(gè)位10進(jìn)制,十位進(jìn)制,十位6進(jìn)制)進(jìn)制)五、注意事項(xiàng):五、注意事項(xiàng): 實(shí)驗(yàn)中要使用到的芯片都必須要先檢測(cè)其邏輯功能是實(shí)驗(yàn)中要使用到的芯片都必須要先檢測(cè)其邏輯功能是否正常;還要檢測(cè)脈沖源及輸出指示是否正常。否正常;還要檢測(cè)脈沖源及輸出指示是否正常。六、實(shí)驗(yàn)報(bào)告六、實(shí)驗(yàn)報(bào)告1.畫出實(shí)驗(yàn)線路圖,記錄整理實(shí)驗(yàn)現(xiàn)象及實(shí)驗(yàn)所得的有關(guān)畫出實(shí)驗(yàn)線路圖,記

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論