數(shù)字電路精簡(jiǎn)第3章門電路課件_第1頁(yè)
數(shù)字電路精簡(jiǎn)第3章門電路課件_第2頁(yè)
數(shù)字電路精簡(jiǎn)第3章門電路課件_第3頁(yè)
數(shù)字電路精簡(jiǎn)第3章門電路課件_第4頁(yè)
數(shù)字電路精簡(jiǎn)第3章門電路課件_第5頁(yè)
已閱讀5頁(yè),還剩47頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

第三章門電路是數(shù)字電路的物質(zhì)基礎(chǔ);本章研究其內(nèi)外特性。3.1概述3.2半導(dǎo)體二極管門電路3.3CMOS門電路3.5TTL門電路

*3.8TTL電路與CMOS電路的接口結(jié)構(gòu):DTL、TTL、ECL(發(fā)射極耦合)、CMOS、IIL(集成注入)。區(qū)別:功耗、集成度、開(kāi)關(guān)速度。:與非門、OC門、三態(tài)門、傳輸門等。數(shù)字電路13.1概述門電路是用以實(shí)現(xiàn)邏輯關(guān)系的電子電路,與所講過(guò)的基本邏輯關(guān)系相對(duì)應(yīng),門電路主要有:與門、或門、與非門、或非門、異或門等。在數(shù)字電路中,一般用高電平(H)代表“1”、低電平(L)代表“0”,即所謂的正邏輯系統(tǒng)(默認(rèn):容易理解)如圖3.1.2。低電平(L)高電平(H)正邏輯負(fù)邏輯只要能明顯判斷高低電平即可反之,用高電平(H)代表“0”、低電平(L)代表“1”,即所謂的負(fù)邏輯系統(tǒng)(要特指:寫表達(dá)式有時(shí)比較方便)。第三章門電路3.2二極管開(kāi)關(guān)特性3.2.1二極管開(kāi)關(guān)特性(導(dǎo)通時(shí)間短,截止時(shí)間長(zhǎng))2電平分析正邏輯負(fù)邏輯ABYABYLLLHHLHHLLLH000110110001111001001110正邏輯分析:負(fù)邏輯分析:正邏輯的“與”等于負(fù)邏輯的“或”有低出低全高出高正邏輯分析3.2.2二極管與門負(fù)邏輯分析表3.2.1D1通D2通D1通D2止D1通D2通D2通D1止與門的工作波形(口訣)圖3.2.53.2二極管開(kāi)關(guān)特性表3.2.233.2.3二極管或門電平分析正邏輯負(fù)邏輯ABYABYLLLHHLHHLHHH000110110111111001001000正邏輯分析:負(fù)邏輯分析:特點(diǎn):簡(jiǎn)單,高低電平不統(tǒng)一表3.2.3:D1通D2通D1通D2止D2通D1止D1止D2止正邏輯分析負(fù)邏輯分析正邏輯的“或”等于負(fù)邏輯的“與”有高出高全低出低或門的工作波形(口訣)圖3.2.43.2二極管開(kāi)關(guān)特性作業(yè)3.24uItuOt+VDD0V3.3.1MOS管的開(kāi)關(guān)特性可變電阻區(qū):UGS>Uth,

UDS0V,D、S間相當(dāng)于開(kāi)關(guān)閉合(RON1K)夾斷區(qū):

UGS<Uth(開(kāi)啟電壓)

,ID=0,D、S間相當(dāng)于開(kāi)關(guān)斷開(kāi)(ROFF109)。柵漏源幾十K特點(diǎn):有延遲,MOS管的高、低電平幅度大、省電等優(yōu)點(diǎn)。3.3CMOS門電路>Uth<Uth第三章門電路圖3.3.4MOS 管開(kāi)關(guān)特性圖5NMOS管VGS=“1”

P區(qū)少子(電子)按箭頭方向運(yùn)動(dòng)形成反型N導(dǎo)電溝道DS導(dǎo)通RON1K;PMOS管VGS=“0”

N區(qū)電子和空穴均勻分布不能形成導(dǎo)電溝道DS關(guān)斷ROFF1000M;(1)當(dāng)Vi=“1”時(shí)N溝道二、工作原理+VDDvoviNMOSPMOSP區(qū)P區(qū)N區(qū)N區(qū)3.3.2CMOS反相器工作原理一、電路結(jié)構(gòu)PMOS、NMOS互補(bǔ)結(jié)構(gòu)為CMOS3.3CMOS門電路6(2)當(dāng)Vi=“0”時(shí)N區(qū)P區(qū)P溝道PMOS管VGS=–VDDN區(qū)多子(電子)按箭頭方向運(yùn)動(dòng)形成反型P導(dǎo)電溝道DS導(dǎo)通RON1KN區(qū)P區(qū)特點(diǎn):①靜態(tài)微功耗?、谳斎攵瞬辉试S半高!否則功耗劇增(如圖3.3.13)!實(shí)現(xiàn)邏輯“非”功能PMOSNMOSNMOS管VGS=“0”

P區(qū)電子和空穴均勻分布不能形成導(dǎo)電溝道DS關(guān)斷ROFF1000M

;VDD=5~15V典型10V

“1”=VDD;“0”=0V3.4.1CMOS反相器7有0出1全1出0全0出1有1出0(全0出1)(全1出0)(全0出1)(全1出0)優(yōu)點(diǎn):簡(jiǎn)單影響負(fù)載能力N值3.3.3輸入(出)特性3.3.4動(dòng)態(tài)特性自學(xué)3.3.5其它類型的CMOS門電路一、CMOS與非門和或非門1、基本型(圖3.3.27、28)3.3CMOS門電路82、帶緩沖的CMOS門電路或非全0出1有1出03.3.5其它類型的CMOS門電路圖3.3.29與非門9與非有0出1全1出02、帶緩沖的CMOS門電路圖3.3.30或非門103.7(C)VCCABCDINHYC有0出1全1出0有1出0全0出13.3.5其它類型的CMOS門電路作業(yè)3.7(a)11二、漏極開(kāi)路門電路(OD門)1、電平轉(zhuǎn)換芯片:“1”=3.4V“0”=0.3V=5V/2AB=18V“1”=18V“0”=0V適于TTL驅(qū)動(dòng)CMOS

3.3.5其它類型的CMOS門電路圖3.3.3112三、CMOS傳輸門(TG)和雙向模擬開(kāi)關(guān)控制信號(hào)N溝道P溝道

C=0,N溝道T1截止,同時(shí)=1,P溝道T2截止,表示阻斷(ROFF≈109)C=1,N溝道T1導(dǎo)通,同時(shí)=0,P溝道T2導(dǎo)通,表示傳輸(RON≈200)即:X=A,則Y=X⊕B=A⊕B解:ATG

X0通1斷低電平有效RVDD=1BY=?南理工20003.3.5其它類型的CMOS門電路圖2.6.23圖2.6.25作業(yè)3.7(d)13低電平有效三態(tài)非門

P溝道N溝道四、CMOS三態(tài)(1態(tài)、0態(tài)、高阻態(tài))門

1、原理EN若控制端前再接一個(gè)非門,可以構(gòu)成高電平有效三態(tài)非門。3.3.5其它類型的CMOS門電路142、三態(tài)門應(yīng)用(1)總線傳輸:要求任何時(shí)刻只有一個(gè)控制端有效,即只有一個(gè)門處于數(shù)據(jù)傳輸,其它門處于禁止?fàn)顟B(tài)。EN1EN2EN3公用總線BUSENENEN┊┊控制信號(hào)EN1、EN2、EN3分時(shí)接入高電平001t三、三態(tài)輸出門圖3.3.4115當(dāng)EN=0時(shí),門1工作,門2禁止,數(shù)據(jù)從A反相送到B當(dāng)EN=1時(shí),門1禁止,門2工作,數(shù)據(jù)從B反相送到A。(2)雙向傳輸EN低電平有效三態(tài)門高電平有效三態(tài)門三、三態(tài)輸出門圖3.3.42161.靜態(tài)功耗小:CMOS門工作時(shí),一管導(dǎo)通,一管截止,幾乎不由電源吸取電流,其靜態(tài)功耗極小。2.CMOS集成電路功耗低:內(nèi)部結(jié)構(gòu)簡(jiǎn)單(無(wú)電阻)發(fā)熱量小,集成度可大大提高。

3.抗幅射能力強(qiáng):MOS管是多數(shù)載流子工作,射線輻射對(duì)多數(shù)載流子濃度影響不大。4.電壓范圍寬:CMOS門電路輸出高電平VOH≈VDD,低電平VOL≈0V。允許電源電壓范圍318V。5.輸出驅(qū)動(dòng)電流比較大:扇出能力較大,一般可以大于50??乖肴菹薮蟆?.在使用和存放:存放注意靜電屏蔽,防止靜電擊穿;焊接時(shí)電烙鐵應(yīng)接地良好。3.3.6CMOS電路的正確使用一、特點(diǎn)3.3CMOS門電路17二、系列1、CC4000系列:工作電壓范圍寬VDD=318V、功耗低、噪聲容限大、價(jià)格低廉;缺點(diǎn)是工作頻率低(5MHz)、輸出電流小。2、高速CMOS:常用54/74系列,區(qū)別是工作環(huán)境溫度不同。軍用級(jí)的54系列為-55125C,而民用級(jí)的74系列為-4080C。三、電源電壓

因?yàn)榈退俚腃C4000工作電壓范圍寬,所以可以不用穩(wěn)壓電源。而高速的54/74HC工作電壓范圍比較窄,通常用7805穩(wěn)壓電源。調(diào)試時(shí)應(yīng)該先接電源,后接信號(hào),關(guān)機(jī)時(shí)應(yīng)該先關(guān)信號(hào)后關(guān)電源。四、多余端處理

多余端不能懸空,否則靜電會(huì)擊穿柵極。與門多余端接VDD,或門多余端接地,或并聯(lián)使用。3.3.6CMOS電路的正確使用18五、輸入信號(hào)輸入信號(hào)非“1”即“0”、非“0”即“1”,不允許“半高”信號(hào)(因?yàn)閂th<VDD/2)在輸入端出現(xiàn)。這是因?yàn)榘敫咝盘?hào)能使PMOS和NMOS管同時(shí)導(dǎo)通,此時(shí)集成電路的功耗劇增。六、輸出端的連接

輸出端在任何情況下都不能接電源(VDD)或地(VSS),否則過(guò)流造成CMOS管永久性損壞。七、其它焊接時(shí)烙鐵有接地端,調(diào)試時(shí)工作臺(tái)面要接地。3.3.6CMOS電路的正確使用3.5.1三極管的開(kāi)關(guān)特性一、三極管結(jié)構(gòu)(及導(dǎo)電機(jī)理)3.5TTL門電路19⊙⊙⊙⊙收集擴(kuò)散渡越集電區(qū)低摻雜濃度發(fā)射區(qū)高摻雜濃度基區(qū)非平衡少子增加有電荷存儲(chǔ)效應(yīng)IB是電子空穴復(fù)合過(guò)程JEJCNNPCEB截止①②③④RCBE快次差慢⑤Ron慢+飽和較快過(guò)程tON退存儲(chǔ)效應(yīng)tS導(dǎo)電機(jī)理(飽和放大截止;截止放大飽和)基區(qū)平衡少子(電子)一、三極管結(jié)構(gòu)20二、三極管(輸入)輸出特性3VCE2.5IC/mAAIB=00695S三、基本開(kāi)關(guān)電路(1)截止條件:UBE<死區(qū)(開(kāi)啟)電壓Uth=0.5V特點(diǎn):IB=0,IC=ICEO

0,三極管截止;CE間關(guān)斷電阻ROFF約幾M;輸出高電平。(2)飽和條件:IB>IB(sat)UCC/RC特點(diǎn):飽和導(dǎo)通時(shí)VCE(sat)0.3V;導(dǎo)通電阻RON

約幾十;下降;輸出低電平

。3.5.1三極管開(kāi)關(guān)特性圖3.5.2

恒定

下降21[例1]在圖3.5.3中,VCC=5V,RC=RB=3KΩ,β=100,當(dāng)輸入電壓uI分別為5V和0V時(shí),求輸出uo值(設(shè)導(dǎo)通時(shí)UBE=0.7V)。解:(1)當(dāng)輸入電壓uI為0V時(shí),由于發(fā)射結(jié)零偏置,三極管截止,uo=VCC=5V(2)當(dāng)輸入電壓uI為5V時(shí),由于發(fā)射結(jié)正偏導(dǎo)通,設(shè)三極管工作在放大狀態(tài),則:不可能,假設(shè)不成立∴三極管處于飽和態(tài)(β)uo=0.3V圖3.5.33.5.1三極管開(kāi)關(guān)特性22五、動(dòng)態(tài)開(kāi)關(guān)特性u(píng)AtuFt止ucc飽0.3V截止正偏擴(kuò)散渡越(tD)收集放大飽和導(dǎo)通(tON);飽和后有存儲(chǔ)效應(yīng)。飽和存儲(chǔ)效應(yīng)退出(tS)放大發(fā)射結(jié)變寬截止關(guān)斷tOFF。通常:

tOFF>

tON3.5.1三極管開(kāi)關(guān)特性23解:(1)輸入電壓vI為0V時(shí),三極管反偏截止,vO=VCC=5V(2)當(dāng)輸入電壓vI為5V時(shí),設(shè)三極管為放大狀態(tài),基極電流:這不可能,說(shuō)明下降,三極管實(shí)為飽和,vO=0.3V六、三極管非門電路[例2]:有關(guān)參數(shù)已標(biāo)注,求vI=0V和5V時(shí)輸出vO電平,設(shè)導(dǎo)通時(shí)VBE=0.7VIB圖3.5.73.5.1三極管開(kāi)關(guān)特性作業(yè)3.1124AB與分立電路比,集成電路體積小、可靠性高、速度快,而且輸入、輸出電平匹配,早已廣泛采用。TTL規(guī)定:VCC=5V、VL=0.3V、VH=3.6V(空載)★3.5.2TTL(與)非門電路結(jié)構(gòu)和原理輸入級(jí)倒相級(jí)輸出級(jí)3.5TTL門電路輸入保護(hù)T1,Ui不低于Vimin=–0.7V,ID1=20mA一、電路結(jié)構(gòu)與原理1、結(jié)構(gòu)(圖3.5.9、圖3.5.40)肖特基結(jié)構(gòu),三部分組成:0.4V0.3V0.7V抗深飽和晶體管252、工作原理(1)當(dāng)輸入A、B有≤1V

時(shí)1.7V1V∵三個(gè)PN結(jié)導(dǎo)通1.8V∴T2、T5截止截止空載時(shí)VR2不計(jì)VO3.6V拉電流放大VCE4IC4=5V通常:VOH=5VR2VBE4VBE3≈3.4V∵VCC=ILR4+VCE4+VOHT4的放大狀態(tài)可使輸出穩(wěn)定,有0(≤1V

)出1(3.4V)一、電路結(jié)構(gòu)和原理26(2)當(dāng)輸入A、B均≥1.2V時(shí)1.2V{1.4V0.7V1V=5V灌電流飽和1.8V電位被鉗位截止飽和VCES=0.3V灌電流負(fù)載能力比拉電流強(qiáng)5m3個(gè)PN結(jié)導(dǎo)通1.8V,全1(≥1.2V)出0(0.3V)導(dǎo)通微弱2、工作原理27(2)當(dāng)輸入A、B均≥1.2V時(shí)全1(≥1.2V)出0(0.3V)(1)當(dāng)輸入A、B有≤1V

時(shí)有0(≤1V

)出1(3.4V)UOHUILUNLUIHUNHCD飽和(T5)區(qū):CDAB截止(T5)區(qū):AB轉(zhuǎn)折(過(guò)渡)區(qū):BC2、關(guān)門(開(kāi)門)電平、閾值電壓USHUOFF關(guān)門電平:確保輸出標(biāo)準(zhǔn)高電平USH(3V)時(shí)允許低電平輸入的最大值UOFF(1V)。UON開(kāi)門電平:確保輸出標(biāo)準(zhǔn)低電平USL(0.3V)時(shí)允許高電平輸入的最小值UON(1.2V)。UTH閾值電壓:轉(zhuǎn)折區(qū)中點(diǎn)電壓UTH(1.1V)。當(dāng)UI<UTH時(shí)可以認(rèn)為是低電平輸入;當(dāng)UI>UTH時(shí)可認(rèn)為高電平輸入。3.5.2TTL與非門結(jié)構(gòu)原理二、電壓傳輸特性1、特性曲線28TTL門電路UOHUILUIHUNLUNHCDABUSHUOFFUONUTH輸入高電平時(shí)T5飽和,并且在基區(qū)存儲(chǔ)大量的電荷。當(dāng)T5由飽和轉(zhuǎn)為截止時(shí),基區(qū)存儲(chǔ)大量的電荷可以通過(guò)T6有源泄放)加速T5退飽和,∴提高了開(kāi)關(guān)速度。三、輸入端噪聲(N)容限(允許范圍)輸入高電平噪聲允許范圍UNH=UIHUON=31.2=1.8V輸入低電平噪聲允許范圍UNL=UOFFUIL=10.3=0.7V3.5.2TTL與非門結(jié)構(gòu)原理29(1)VCC=ILR4+VCE4+VOH(分電壓疊加等于電源VCC

)1、拉電流負(fù)載特性VCEIC圖3.5.13&&&GPG1GnIOHIIH扇出系數(shù)N:m為每門橫向管發(fā)射極的個(gè)數(shù)[例4]:求2輸入端與非門的NOH已知IOH=–1.0mA,IIH=50A解:恒定下降(2)T4工作在放大區(qū):IL低VCE4高,IL高VCE4低,使VOH平穩(wěn)。二、輸出特性3.5TTL與非門3.5.3TTL門電路輸入和輸出特性30&&&GPG1GnIOLIIL二、輸出特性2、灌電流負(fù)載特性圖3.5.15取整數(shù)[例5]:求2輸入端與非門的NOL已知IOL=15mA,IIL=–1.26mA解:求門電路輸出驅(qū)動(dòng)同類負(fù)載門的個(gè)數(shù)(扇出系數(shù)N)為每門橫向管的個(gè)數(shù),與門為1m′RCES5≈10ΩVOLmax=0.4VIOLmax=0.4/10T4截止T5飽和=40mAVCEIC0.7V恒定下降31[例6]:如圖電路,已知74S00門電路GP參數(shù)為:IOH/IOL=–1.0mA/20mA;IIH/IIL=50μA/–1.43mA試求門GP的扇出系數(shù)N是多少?&&&GPG1Gn取N=10通常NOL>NOHN的取舍原則:當(dāng)NOLNOH時(shí)取小值中的整數(shù)部分。m為發(fā)射極的個(gè)數(shù);m為橫向管的個(gè)數(shù)。三、輸入負(fù)載特性作業(yè)3.16、17322.8KUOFF當(dāng)RP小,ui<UTH=1.1V

輸出高電平當(dāng)RPuiui=UTH時(shí)輸出低電平vi(V)00.50.8611.1RP(K)00.370.70.850.9650.7PIvI2.8KRv=-或:(3.5.7)1.1THU=當(dāng)UOH時(shí)最大輸入電阻稱關(guān)門電阻ROFF700而開(kāi)門電阻RON2.1KROFF3.5.TTL門電路三、輸入負(fù)載特性

圖3.5.1833[例3]:判斷如圖TTL電路輸出為何狀態(tài)?&10KΩY1&10KΩY3VCC&10ΩY2續(xù)前輸入端懸空相當(dāng)于輸入端接高電平∵>RON∵<RON一、輸入特性作業(yè)3.1834實(shí)際請(qǐng)況1、任何電路都有延遲

2、進(jìn)一步理解存儲(chǔ)效應(yīng)與延遲的關(guān)系3.5.4TTL與非門的動(dòng)態(tài)特性一、傳輸延遲時(shí)間(二、三部分略)tpHL是T5由截止到飽和的時(shí)間有存儲(chǔ)效應(yīng)(飽和后基區(qū)存有大量非平衡少子)tpLH是T5由飽和到截止的時(shí)間有退存儲(chǔ)效應(yīng)(需要時(shí)間長(zhǎng))∴tpLH>tpHL通常平均傳輸時(shí)間:理想輸入,輸出情況注意:3.5.TTL門電路352.4TTL集成邏輯門電路發(fā)射極數(shù)T1個(gè)數(shù)有1出0全0出1有1出1全0出03.5.5其它TTL門電路一、其它邏輯門三個(gè)組態(tài)關(guān)系2、或非門(m=2,m=2)基極輸入,集電極輸出,為共發(fā)射極:反相關(guān)系;基極輸入,發(fā)射極輸出,為共集電極:同相關(guān)系;發(fā)射極輸入,集電極輸出,為共基極:同相關(guān)系。作業(yè)3.13(b)363、與或非門(圖3.5.30,m=4,m=2)一、其它邏輯門發(fā)射極數(shù)T1個(gè)數(shù)374、異或門(m=4,m=3)Y1=1AB發(fā)射極數(shù)T1個(gè)數(shù)一、其它邏輯門38TTL門輸出端并聯(lián)問(wèn)題注意:推拉式任何門的輸出端禁止直接并聯(lián),否則易過(guò)流損壞器件(32mA)10與非門1輸出高電平,T5截止。Vcc→R4→門1的T4→門2的T5產(chǎn)生一個(gè)很大的電流。與非門2輸出低電平,T5導(dǎo)通。二、集電極開(kāi)路的與非門(OC門)當(dāng)將兩個(gè)TTL“與非”門輸出端直接并聯(lián)時(shí):產(chǎn)生一個(gè)大電流(相當(dāng)電源尖峰電流ICCM

)1.抬高門2輸出低電平;2.會(huì)因功耗過(guò)大損壞門器件。39無(wú)T3,T4T5集電極懸空二、集電極開(kāi)路的與非門(OC門)1、OC門的工作原理(圖3.5.33)&符號(hào)!應(yīng)用時(shí)輸出端要接一上拉電阻RLRLUCCA、B有0VB1=0.9VVOHA、B全1VB1=1.8VVOL3.5.5其它TTL門電路40相當(dāng)于“與門”邏輯等效符號(hào)00011110001101011101110000101101圖3.5.34Y2、OC門應(yīng)用(1)實(shí)現(xiàn)“線與”Y1&ABY2&CDVCCRLY二、OC門優(yōu)點(diǎn):省個(gè)與門,實(shí)現(xiàn)線與;缺點(diǎn):多1個(gè)電阻RL,而且要計(jì)算取值(下節(jié)講);特點(diǎn):驅(qū)動(dòng)能力大(40mA);用途:電平轉(zhuǎn)換(以后講)、功率輸出(帶動(dòng)繼電器)。Y&ABJVCC220V(2)應(yīng)用舉例41VOH=VCCIRLRL=VCC(nIOH+mIIH)RL3、RL的計(jì)算(1)輸出高電平VOH時(shí)計(jì)算RLmax①I總=∑I分;②R=VR/IR總分1分2RLmax=總分1分2(2)輸出低電平VOL時(shí)計(jì)算RLminVOL=VCC-IRLRL=VCC-(IOLM–m'IIL)RLRLmin=IOLM—最大允許電流IIL(IIH)—低(高)電平輸入電流弄清min,max的關(guān)系取值:RLmin<RL<RLmax的關(guān)系T1個(gè)數(shù)發(fā)射極數(shù)二、OC門圖3.5.35圖3.5.3542[課堂作業(yè)]求RLm為負(fù)載門輸入端發(fā)射極的總數(shù)m′為負(fù)載門T1的總數(shù)(3)舉例

[例3.5.5]二、OC門圖2.4.30作業(yè)3.23作業(yè)3.2443DP三、三態(tài)輸出門(TSL門)1、三態(tài)輸出門的工作原理控制端---T4、T5截止,Y端懸空于高阻狀態(tài)EN=1:P=0D導(dǎo)通,EN=0:P=1D截止,電路執(zhí)行與非功能Y=PAB=AB。&ABYEN&ABYENEN圖2.4.313.5.5其它TTL門電路443.5.6TTL改進(jìn)系列

二、74LS(低功耗肖特基)系列(∵采用大電阻)

VOHL時(shí)提供容性負(fù)載放電回路,加快T5飽和進(jìn)程二極管與門,無(wú)三極管基區(qū)存儲(chǔ)效應(yīng)無(wú)退飽和過(guò)程tS減小RON4加強(qiáng)VOH驅(qū)動(dòng)能力,T4不飽和,提高VOHL轉(zhuǎn)換速度。VOHL時(shí)提供低阻放電通路,加快T3、T4截止放電加快,減小tHL附加IB574LS系列:應(yīng)用廣泛、價(jià)格低廉1.T2、T5幾乎同時(shí)導(dǎo)通,加速T5飽和2.有源泄放,加速T5退飽和。圖3.5.423.5.TTL門電路45三、74AS和74ALS系列74AS系列:在74LS系列基礎(chǔ)上減小阻值速度提高、功耗加大。74ALS系列:在74AS系列基礎(chǔ)上加大阻值降低功耗;減小尺寸提高速度。54系列(軍用級(jí)-55~125oC);74系列(民用級(jí)0~70oC)

五、54系列(與74系列性能比較)74/5474/54H74/54S74/54LS74/54AS74/54ALStpd(nS)1064101.54P/(mW)1022.5202201dP積10013580203042.4.5TTL改進(jìn)系列

46TTL門電路芯片簡(jiǎn)介管腳7地GND電源VCC(+5V)如:TTL門電路芯片(四2與非門,型號(hào)74LS00)雙排直插74LS00&&&1413121110981234567&74LS002.4.5TTL改進(jìn)系列

47TTL:VCC=5V,CMOS:VDD=318V*3.8TTL電路和CMOS電路的接口CMOS門的VTH=0

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論