PCBEMC設(shè)計(jì)規(guī)范_第1頁(yè)
PCBEMC設(shè)計(jì)規(guī)范_第2頁(yè)
PCBEMC設(shè)計(jì)規(guī)范_第3頁(yè)
PCBEMC設(shè)計(jì)規(guī)范_第4頁(yè)
PCBEMC設(shè)計(jì)規(guī)范_第5頁(yè)
已閱讀5頁(yè),還剩50頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、百度文庫(kù)-讓每個(gè)人平等地提升自我PCB EMC設(shè)計(jì)規(guī)范目錄第一部分布局1層的設(shè)置1.1 合理的層數(shù)1.1.1 Vcc、GND 的層數(shù)1.1.2 信號(hào)層數(shù)1.2 單板的性能指標(biāo)與成本要求1.3 電源層、地層、信號(hào)層的相對(duì)位置EMC環(huán)境問(wèn)題1.3.1 Vcc、GND平面的阻抗以及電源、地之間的1.3.2 Vcc、GND作為參考平面,兩者的作用與區(qū)別1.3.3 電源層、地層、信號(hào)層的相對(duì)位置2模塊劃分及特殊器件的布局2.1 模塊劃分2.1.1 .1按功能劃分2.1.2 .1.2按頻率劃分2.1.3 按信號(hào)類型分2.1.4 綜合布局2.2 特殊器件的布局2.2.1 電源部分2.2.2 時(shí)鐘部分2.2.

2、3 電感線圈2.2.4 總線驅(qū)動(dòng)部分2.2.5 濾波器件3濾波3.1 概述3.2 濾波器件3.2.1 電阻3.2.2 電感3.2.3 電容553.2.4 鐵氧體磁珠3.2.5 共模電感3.3 濾波電路3.3.1 濾波電路的形式3.3.2 濾波電路的布局與布線3.4 電容在PCB的EMC設(shè)計(jì)中的應(yīng)用3.4.1 濾波電容的種類3.4.2 電容自諧振問(wèn)題3.4.3 ESR對(duì)并聯(lián)電容幅頻特性的影響3.4.4 ESL對(duì)并聯(lián)電容幅頻特性的影響3.4.5 電容器的選擇3.4.6 去耦電容與旁路電容的設(shè)計(jì)建議3.4.7 儲(chǔ)能電容的設(shè)計(jì)4地的分割與匯接4.1 接地的含義4.2 接地的目的4.3 基本的接地方式4

3、.3.1 單點(diǎn)接地4.3.2 多點(diǎn)接地4.3.3 浮地4.3.4 以上各種方式組成的混合接地方式4.4 關(guān)于接地方式的一般選取原則4.4.1 背板接地方式4.4.2 單板接地方式第二部分布線1傳輸線模型及反射、用擾1.1 概述:1.2 傳輸線模型1.3 傳輸線的種類1.3.1 微帶線(microstrip)1.3.2 帶狀線(Stripline)1.3.3 嵌入式微帶線1.4 傳輸線的反射1.5 串?dāng)_2優(yōu)選布線層2.1 表層與內(nèi)層走線的比較2.1.1 微帶線(Microstrip)2.1.3 微帶線與帶狀線的比較2.2 布線層的優(yōu)先級(jí)別3阻抗控制3.1 特征阻抗的物理意義3.1.1 輸入阻抗:

4、3.1.2 特征阻抗3.1.3 偶模阻抗、奇模阻抗、差分阻抗3.2 生產(chǎn)工藝對(duì)對(duì)阻抗控制的影響3.3 差分阻抗控制3.3.1 當(dāng)介質(zhì)厚度為5mil時(shí)的差分阻抗隨差分線間距的變化趨勢(shì)3.3.2 當(dāng)介質(zhì)厚度為13 mil時(shí)的差分阻抗隨差分線間距的變化趨勢(shì)3.3.3 當(dāng)介質(zhì)厚度為25 mil時(shí)的差分阻抗隨差分線間距的變化趨勢(shì)3.4 屏蔽地線對(duì)阻抗的影響3.4.1 地線與信號(hào)線之間的間距對(duì)信號(hào)線阻抗的影響3.4.2 屏蔽地線線寬對(duì)阻抗的影響3.5 阻抗控制案例4特殊信號(hào)的處理5過(guò)孔5.1 過(guò)孔模型5.1.1 過(guò)孔的數(shù)學(xué)模型5.1.2 對(duì)過(guò)孔模型的影響因素5.2 過(guò)孔對(duì)信號(hào)傳導(dǎo)與輻射發(fā)射影響5.2.1

5、過(guò)孔對(duì)阻抗控制的影響5.2.2 過(guò)孔數(shù)量對(duì)信號(hào)質(zhì)量的影響6跨分割區(qū)及開槽的處理6.1 開槽的產(chǎn)生6.1.1 對(duì)電源/地平面分割造成的開槽6.2 開槽對(duì)PCB板EMC性能的影響6.2.1 高速信號(hào)與低速信號(hào)的面電流分布6.2.2 分地”的概念6.2.3 信號(hào)跨越電源平面或地平面上的開槽的問(wèn)題6.3 對(duì)開槽的處理6.3.1 需要嚴(yán)格的阻抗控制的高速信號(hào)線,其軌線嚴(yán)禁跨分割走線6.3.2 當(dāng)PCB板上存在不相容電路時(shí),應(yīng)該進(jìn)行分地的處理6.3.3 當(dāng)跨開槽走線不可避免時(shí),應(yīng)該進(jìn)行橋接6.3.4 接插件(對(duì)外)不應(yīng)放置在地層隔逢上6.3.5 高密度接插件的處理6.3.6 跨“靜地”分割的處理7信號(hào)質(zhì)量

6、與EMC 7.1 EMC簡(jiǎn)介7.2 信號(hào)質(zhì)量簡(jiǎn)介7.3 EMC與信號(hào)質(zhì)量的相同點(diǎn)7.4 EMC與信號(hào)質(zhì)量的不同點(diǎn)7.5 EMC與信號(hào)質(zhì)量關(guān)系小結(jié)第三部分 背板的EMC設(shè)計(jì)1背板槽位的排列1.1 單板信號(hào)的互連要求1.2 單板板位結(jié)構(gòu)1.2.1 板位結(jié)構(gòu)影響;1.2.2 板間互連電平、驅(qū)動(dòng)器件的選擇2背板的EMC設(shè)計(jì)2.1 接插件的信號(hào)排布與EMC設(shè)計(jì)2.1.1 接插件的選型2.1.2 接插件模型與針信號(hào)排布2.2 阻抗匹配2.3 電源、地分配2.3.1 電源分割及熱插拔對(duì)電源的影響2.3.2 地分割與各種地的連接2.3.3 屏蔽層第四部分 射頻PCB的EMC設(shè)計(jì)1板材1.1 普通板材1.2 射

7、頻專用板材2隔離與屏蔽2.1 隔離2.2 器件布局2.3 敏感電路和強(qiáng)輻射電路2.4 屏蔽材料和方法2.5 屏蔽腔的尺寸3濾波3.1 電源和控制線的濾波3.2 頻率合成器數(shù)據(jù)線、時(shí)鐘線、使能線的濾波4接地4.1 接地分類4.2 大面積接地4.3 分組就近接地4.4 射頻器件接地4.5 接地時(shí)應(yīng)注意的問(wèn)題4.6 接地平面的分布5布線5.1 阻抗控制5.2 轉(zhuǎn)角5.3 微帶線布線5.4 微帶線耦合器5.5 微帶線功分器5.6 微帶線基本元件5.7 帶狀線布線5.8 射頻信號(hào)走線兩邊包地銅皮6其它設(shè)計(jì)考慮第一部分布局1層的設(shè)置 在PCB的EMC設(shè)計(jì)考慮中,首先涉及的便是層的設(shè)置;單板的層數(shù)由電源、地

8、的層數(shù)和信號(hào)層數(shù)組成;電源層、地層、信號(hào)層的相對(duì)位置以及 電源、地平面的分割對(duì)單板的 EMC指標(biāo)至關(guān)重要。1.1 合理的層數(shù) 根據(jù)單板的電源、地的種類、信號(hào)密度、板級(jí)工作頻率、有特 殊布線要求的信號(hào)數(shù)量,以及綜合單板的性能指標(biāo)要求與成本承受能力,確定單 板的層數(shù);對(duì)于EMC指標(biāo)要求苛刻(如:產(chǎn)品需認(rèn)證 CISPR16 CLASS B)而相 對(duì)成本能承受的情況下,適當(dāng)增加地平面乃是 PCB的EMC設(shè)計(jì)的殺手銅之一。1.1.1 Vcc、GND的層數(shù) 單板電源的層數(shù)由其種類數(shù)量決定;對(duì)于單一電源供 電的PCB, 一個(gè)電源平面足夠了;對(duì)于多種電源,若互不交錯(cuò),可考慮采取電 源層分割(保證相鄰層的關(guān)鍵信

9、號(hào)布線不跨分割區(qū));對(duì)于電源互相交錯(cuò)(尤其 是象8260等IC,多種電源供電,且互相交錯(cuò))的單板,則必須考慮采用2個(gè)或以上的電源平面,每個(gè)電源平面的設(shè)置需滿足以下條件:?jiǎn)我浑娫椿蚨喾N互不交錯(cuò)的電源; 相鄰層的關(guān)鍵信號(hào)不跨分割區(qū);地的層數(shù)除滿足電源平面的要求 外,還要考慮:元件面下面(第2層或倒數(shù)第2層)有相對(duì)完整的地平面;高 頻、高速、時(shí)鐘等關(guān)鍵信號(hào)有一相鄰地平面;關(guān)鍵電源有一對(duì)應(yīng)地平面相鄰(如 48V與BGND相鄰)。1.1.2 信號(hào)層數(shù)在CAD室現(xiàn)行工具軟件中,在網(wǎng)表調(diào)入完畢后,EDA軟件能提供一布局、布線 密度參數(shù)報(bào)告,由此參數(shù)可對(duì)信號(hào)所需的層數(shù)有個(gè)大致的判斷;經(jīng)驗(yàn)豐富的CAD工程師,能

10、根據(jù)以上參數(shù)再結(jié)合板級(jí)工作頻率、 有特殊布線要求的信號(hào)數(shù)量以及 單板的性能指標(biāo)要求與成本承受能力,最后確定單板的信號(hào)層數(shù)。信號(hào)的層數(shù)主要取決于功能實(shí)現(xiàn),從 EMC的角度,需要考慮關(guān)鍵信號(hào)網(wǎng)絡(luò)(強(qiáng) 輻射網(wǎng)絡(luò)以及易受干擾的小、弱信號(hào))的屏蔽或隔離措施。1.2 單板的性能指標(biāo)與成本要求面對(duì)日趨殘酷的通訊市場(chǎng)競(jìng)爭(zhēng),我們的產(chǎn)品開發(fā)面臨越來(lái)越大的壓力; 時(shí)間、質(zhì) 量、成本是我們能否戰(zhàn)勝對(duì)手乃至生存的基本條件。 對(duì)于高端產(chǎn)品,為了盡快將 質(zhì)量過(guò)硬的產(chǎn)品推向市場(chǎng),適當(dāng)?shù)某杀驹黾釉谒y免;而對(duì)于成熟產(chǎn)品或價(jià)格壓 力較大的產(chǎn)品,我們必須盡量減少層數(shù)、降低加工難度,用性價(jià)比合適的產(chǎn)品參 與市場(chǎng)競(jìng)爭(zhēng)。對(duì)于消費(fèi)類產(chǎn)品,

11、如,電視、 VCD、計(jì)算機(jī)的主板一般都使用 6 層以下的PCB板,而且會(huì)為了滿足大批量生產(chǎn)的要求、嚴(yán)格遵守有關(guān)工藝規(guī)范、 犧牲部分性能指標(biāo)。1.3 電源層、地層、信號(hào)層的相對(duì)位置1.3.1 Vcc、GND平面的阻抗以及電源、地之間的 EMC環(huán)境問(wèn)題(此問(wèn)題有待深入研究、以下列出現(xiàn)有部分觀點(diǎn),僅供參考)*電源、地平面存在自身的特性阻抗,電源平面的阻抗比地平面阻抗高;*為降低電源平面的阻抗,盡量將PCB的主電源平面與其對(duì)應(yīng)的地平面相鄰排布并且盡量靠近,利用兩者的耦合 電容,降低電源平面的阻抗;*電源地平面構(gòu)成的平面電容與 PCB上的退耦電容一起構(gòu)成頻響曲線比較復(fù)雜的電源地電容, 它的有效退耦頻帶比

12、較寬,(但存 在諧振問(wèn)題)。1.3.2 Vcc、GND作為參考平面,兩者的作用與區(qū)別電源、地平面均能用作參考平面,且有一定的屏蔽作用;但相對(duì)而言,電源平面具有較高的特性阻抗,與 參考電平存在較大的電位勢(shì)差;從屏蔽的角度,地平面一般均作了接地處理,并 作為基準(zhǔn)電平參考點(diǎn),其屏蔽效果遠(yuǎn)遠(yuǎn)優(yōu)于電源平面;在選擇參考平面時(shí),應(yīng)優(yōu)選地平面。1.3.3 電源層、地層、信號(hào)層的相對(duì)位置對(duì)于電源、地的層數(shù)以及信號(hào)層數(shù)確定后,它們之間的相對(duì)排布位置是每一個(gè) EMC工程師都不能回避的話題;單板層的排布一般原則:a.元件面下面(第二層)為地平面,提供器件屏蔽層以及為頂層布線提供參考平 面;b.所有信號(hào)層盡可能與地平面

13、相鄰;c.盡量避免兩信號(hào)層直接相鄰;d.主電源盡可能與其對(duì)應(yīng)地相鄰;e.兼顧層壓結(jié)構(gòu)對(duì)稱。對(duì)于母板的層排布,鑒于我司現(xiàn)有母板很難控制平行長(zhǎng)距離布線,對(duì)于板級(jí)Z作頻率在50MHz以上的(50MHZ以下的情況可參照,適當(dāng)放寬),建議排布 原則:a.元件面、焊接面為完整的地平面(屏蔽);b.無(wú)相鄰平行布線層;c.所有信號(hào)層盡可能與地平面相鄰;d.關(guān)鍵信號(hào)與地層相鄰,不跨分割區(qū)。注:具體PCB的層的設(shè)置時(shí),要對(duì)以上原則進(jìn)行靈活掌握,在領(lǐng)會(huì)以上原則的 基礎(chǔ)上,根據(jù)實(shí)際單板的需求,如:是否需要一關(guān)鍵布線層、電源、地平面的分 割情況等,確定層的排布,切忌生搬硬套,或摳住一點(diǎn)不放。鑒于篇幅有限,本 文僅列出一

14、般原則,供大家參考。 以下為單板層的排布的具體探討:*四層板, 優(yōu)選方案1,可用方案3。方案電源層數(shù)地層數(shù)信號(hào)層數(shù)12341112SGPS2112GSSP3112 S P G S方案1 TOP GND POWER BOTTOM 此方案為現(xiàn)行四層 PCB的主選層設(shè)置方案,在元件面下有一地平面,關(guān)鍵信號(hào)優(yōu)選布TOP層;至于層厚設(shè)置,有以下建議:滿足阻抗控制 芯板(GND到POWER)不宜過(guò)厚,以降低電源、地 平面的分布阻抗;保證電源平面的去藕效果;為了達(dá)到一定的屏蔽效果,有人試圖把電源、地平面放在 TOP、BOTTOM層,即采用方案2:GXDS1S2POWER此方案為了達(dá)到想要的屏蔽效果,至少存在

15、以下缺陷: *電源、地相距過(guò)遠(yuǎn),電 源平面阻抗較大*電源、地平面由于元件焊盤等影響,極不完整*由于參考面不 完整,信號(hào)阻抗不連續(xù)實(shí)際上,由于大量采用表貼器件,對(duì)于器件越來(lái)越密的情況下,本方案的電源、 地幾乎無(wú)法作為完整的參考平面,預(yù)期的屏蔽效果很難實(shí)現(xiàn);方案2使用范圍有限。但在個(gè)別單板中,方案2不失為最佳層設(shè)置方案。以下為 方案2在XX產(chǎn)品的接口濾波板中的使用案例;案例(特例):在XX產(chǎn)品的接口濾波板XXX的設(shè)計(jì)過(guò)程中,出現(xiàn)了以下情況:A,整板無(wú)電源平面,只有 GND、PGND各占一個(gè)平面;B,整板走線簡(jiǎn)單,但作為接口濾波板,布線的輻射必須關(guān)注;C,該板貼片元件較少,多數(shù)為插件。分析:1,由于

16、該板無(wú)電源平面,電源平面阻抗問(wèn)題也就不存在了;2,由于貼片元件少(單面布局),若表層做平面層,內(nèi)層走線,參考平面的完整性基本得到保證,而且第二層可鋪銅保證少量頂層走線的參考平面;3,作為接口濾波板,PCB布線的輻射必須關(guān)注,若內(nèi)層走線,表層為GND、PGND,走線得到很好的屏蔽,傳輸線的輻射得到控制;鑒于以上原因,在本板的層的排布時(shí),我們決定采用方案2,即:GND、S1、S2、PGND,由于表層仍有少量短走線,而底層則為完整的地平面,我們?cè)?S1布線 層鋪銅,保證了表層走線的參考平面;在傳輸XX產(chǎn)品的五塊接口濾波板中,出于以上同樣的分析,設(shè)計(jì)人員吳均決定 采用方案2,同樣不失為層的設(shè)置經(jīng)典。列

17、舉以上特例,就是要告訴大家,要領(lǐng)會(huì)層的排布原則,而非機(jī)械照搬。TzT tk 3:TOPGNDPOWERBOTTOM此方案同方案1類似,適用于主要器件在BOTTOM布局或關(guān)鍵信號(hào)底層布線的 情況;一般情況下,限制使用此方案;六層板,優(yōu)選方案3,可用方案1,備用方案2、4萬(wàn)案電源地信號(hào)1234561114S1GS2S3PS42114S1S2GPS3343123S1G1S2PG2S34123S1G1S2G2PS3對(duì)于六層板,優(yōu)先考慮方案3,優(yōu)選布線層S2,其次S3、S1。主電源及其對(duì)應(yīng) 的地布在4、5層,層厚設(shè)置時(shí),增大S2-P之間的間距,縮小P-G2之間的間距(相應(yīng)縮小G1-S2層之間的間距),以

18、減小電源平面的阻抗,減少電源對(duì)S2的影響;在成本要求較高的時(shí)候,可采用方案 1,優(yōu)選布線層S1、S2,其次S3、S4,與 方案1相比,方案2保證了電源、地平面相鄰,減少電源阻抗,但 S1、S2、S3、 S4全部裸露在外,只有S2才有較好的參考平面;對(duì)于局部、少量信號(hào)要求較高的場(chǎng)合,方案4比方案3更適合,它能提供極佳的 布線層S2。*八層板;優(yōu)選方案2、3、可用方案1方案電源地信號(hào)123456781125S1G1S2S3PS4G2S52134S1G1S2G2PS3G3S43224S1G1S2P1G2S3P2344224S1G1S2P1P2S3G3S45224S1G1P1S2S3G2P2S4對(duì)于單

19、電源的情況下,方案2比方案1減少了相鄰布線層,增加了主電源與對(duì)應(yīng) 地相鄰,保證了所有信號(hào)層與地平面相鄰,代價(jià)是:犧牲一布線層;對(duì)于雙電源的情況,推薦采用方案3,方案3兼顧了無(wú)相鄰布線層、層壓結(jié)構(gòu)對(duì)稱、主電 源與地相鄰等優(yōu)點(diǎn),但 S4應(yīng)減少關(guān)鍵布線;方案4:無(wú)相鄰布線層、層壓結(jié)構(gòu)對(duì)稱,但電源平面阻抗較高;應(yīng)適當(dāng)加大3-4、5-6,縮小2-3、6-7之間層間距; 方案5:與方案4相比,保證了電源、地平面相鄰;但 S2、S3相鄰,S4以P2 作參考平面;對(duì)于底層關(guān)鍵布線較少以及 S2、S3之間的線間竄擾能控制的情況 下此方案可以考慮。*十層板:推薦方案2、3、可用方案1、4方案電源地信號(hào)123456

20、789101136S1G1S2S3G2PS4S5G3S62145S1G1S2G2S3G3PS4G4S5323581G1S2P1S3G2P2S4G3S54244S1G1S2G3P1P2G3S3G4S4方案3:擴(kuò)大3-4與7-8各自間距,縮小5-6間距,主電源及其對(duì)應(yīng)地應(yīng)置于6、 7層;優(yōu)選布線層S2、S3、S4,其次S1、S5;本方案適合信號(hào)布線要求相差不 大的場(chǎng)合,兼顧了性能、成本;推薦大家使用;但需注意避免 S2、S3之間平行、 長(zhǎng)距離布線;方案4: EMC效果極佳,但與方案3比,犧牲一布線層;在成本要求不高、EMC 指標(biāo)要求較高、且必須雙電源層的關(guān)鍵單板,建議采用此種方案;優(yōu)選布線層S2、

21、S3,對(duì)于單電源層的情況,首先考慮方案 2,其次考慮方案1。方案1具有明顯的成本優(yōu)勢(shì),但相鄰布線過(guò)多,平行長(zhǎng)線難以控制;*十二層板:推薦方案2、3,可用方案1、4、備用方案3方案源地信號(hào)123567891011121147S1G1S2G2S3PS4G3S5S6G4S72156S1G1S2G2S3G3PS4G4S5G5S63246S1G1S2G2S3P1G3S4P2S5G4S64255S1G1S2C-2S3G3P1P2G4S4G5S55237S1G1S2S3P1G2S4S5P2S6G3S7以上方案中,方案2、4具有極好的EMC性能,方案1、3具有較佳 的性價(jià)比; 對(duì)于14層及以上層數(shù)的單板,由于

22、其組合情況的多樣性,這里不再一一列舉。 大家可按照以上排布原則,根據(jù)實(shí)際情況具體分析。以上層排布作為一般原則,僅供參考,具體設(shè)計(jì)過(guò)程中大家可根據(jù)需要的電源層 數(shù)、布線層數(shù)、特殊布線要求信號(hào)的數(shù)量、比例以及電源、地的分割情況,結(jié)合 以上排布原則靈活掌握;對(duì)于個(gè)別有爭(zhēng)議的內(nèi)容我們盡可能提供相關(guān)的實(shí)驗(yàn)數(shù) 據(jù)、案例,給予界定,在此之前,建議大家優(yōu)選推薦方案。2模塊劃分及特殊器件的布局談PCB的EMC設(shè)計(jì),不能不談PCB的模塊劃分及關(guān)鍵器件的布局。這一方面是某些頻率發(fā)生器件、驅(qū)動(dòng)器、電源模塊、濾波器件等在PCB上的相對(duì)位置和方 向都會(huì)對(duì)電磁場(chǎng)的發(fā)射和接收產(chǎn)生巨大影響, 另一方面以上布局的優(yōu)劣將直接影 響

23、到布線的質(zhì)量。2.1 模塊劃分2.1.1 .1按功能劃分各種電路模塊實(shí)現(xiàn)不同的功能,比如說(shuō)時(shí)鐘電路;放大電路;驅(qū)動(dòng)電路; A/D、 D/A轉(zhuǎn)換電路;I/O電路、開關(guān)電源、濾波電路等等。一個(gè)完整的設(shè)計(jì)可能包含了其中多種功能的電路模塊。在進(jìn)行 PCB設(shè)計(jì)時(shí),我 們可依據(jù)信號(hào)流向,對(duì)整個(gè)電路進(jìn)行模塊劃分。從而保證整個(gè)布局的合理性,達(dá) 到整體布線路徑短,各個(gè)模塊互不交錯(cuò),減少模塊間互相干擾的可能性。2 .1.2按 頻率劃分按照信號(hào)的工作頻率和速率可以對(duì)電路模塊進(jìn)行劃分:高、中、低漸次展開,互 不交錯(cuò)。2.1.3 按信號(hào)類型分按信號(hào)類型可以分為數(shù)字電路和模擬電路兩部分。為了降低數(shù)字電路對(duì)模擬電路的干擾,

24、使他們能和平共處、達(dá)到兼容狀態(tài),在PCB布局時(shí)需要給他們定義不同的區(qū)域,從空間上進(jìn)行必要的隔離,減小相互 之間的耦合。對(duì)于數(shù)、模轉(zhuǎn)換電路,如 A/D、D/A轉(zhuǎn)換電路,應(yīng)該布放在數(shù)字電 路和模擬電路的交界處,器件布放的方向應(yīng)以信號(hào)的流向?yàn)榍疤幔?使信號(hào)引線最 短,并使模擬部分的管腳位于模擬地上方,數(shù)字部分的管腳位于數(shù)字地上方。2.1.4 綜合布局電路布局的一個(gè)原則,就是應(yīng)該按照信號(hào)流向關(guān)系,盡可能做到使關(guān)鍵的高速信 號(hào)走線最短,其次考慮電路板的整齊、美觀。時(shí)鐘信號(hào)應(yīng)盡可能短,若時(shí)鐘走線 無(wú)法縮短,則應(yīng)在時(shí)鐘線的兩側(cè)加屏蔽地線。對(duì)于比較敏感的信號(hào)線,也應(yīng)考慮 屏蔽措施。時(shí)鐘電路具有較大的對(duì)外輻射,

25、會(huì)對(duì)一些較敏感的電路,特別是模擬電路產(chǎn)生較 大的影響,因此在電路布局時(shí)應(yīng)讓時(shí)鐘電路遠(yuǎn)離其他無(wú)關(guān)電路; 為了防止時(shí)鐘信 號(hào)的對(duì)外輻射,時(shí)鐘電路一般應(yīng)遠(yuǎn)離I/O電路和電纜連接器。低頻數(shù)字I/O電路和模擬I/O電路應(yīng)靠近連接器布放,時(shí)鐘電路、高速電路和存 儲(chǔ)器等器件常布放在電路板的最靠近里邊(遠(yuǎn)離拉手條)的位置;中低速邏輯電路一般放在電路板的中間位置;如果有 A/D、D/A電路,則一般放在電路板最中 間的位置。下面是一些基本要點(diǎn):1 .區(qū)域分割,不同功能種類的電路應(yīng)該位于不同的區(qū)域, 如對(duì)數(shù)字電路、模擬電 路、接口電路、時(shí)鐘、電源等進(jìn)行分區(qū)。2 .數(shù)、模轉(zhuǎn)換電路應(yīng)布放在數(shù)字電路區(qū)域和模擬電路區(qū)域的交

26、接處。3 .時(shí)鐘電路、高速電路、存儲(chǔ)器電路應(yīng)布放在電路板最靠近里邊(遠(yuǎn)離拉手條) 的位置;低頻I/O電路和模擬I/O電路應(yīng)靠近HEAD頭布放。4 .應(yīng)該采用基于信號(hào)流的布局,使關(guān)鍵信號(hào)和高頻信號(hào)的連線最短,而不是首先考慮電路板的整齊、美觀。5 .功率放大與控制驅(qū)動(dòng)部分遠(yuǎn)離屏蔽體的局部開孔,并盡快離開本板。6 .晶振、晶體等就近對(duì)應(yīng)的IC放置。7 .基準(zhǔn)電壓源(模擬電壓信號(hào)輸入線、A/D變換參考電源)要盡量遠(yuǎn)離數(shù)字信號(hào)。2.2特殊器件的布局2.2.1 電源部分在分散供電的單板上都要一個(gè)或者多個(gè) DC/DC電源模塊,加上與之相關(guān)的電路, 如濾波,防護(hù)等電路共同構(gòu)成單板電源輸入部分。現(xiàn)代的開關(guān)電源是

27、EMI產(chǎn)生的重要源頭,干擾頻帶可以達(dá)到 300MHz以上,系 統(tǒng)中多個(gè)單板都有自己獨(dú)立的電源,但干擾卻能通過(guò)背板或空間傳播到其他的單 板上,而單板供電線路越長(zhǎng),產(chǎn)生的問(wèn)題越大,所以電源部分必須安裝在單板電 源入口處。如果存在大面積的電源部分,也要求統(tǒng)一放在單板一測(cè)。下面是一個(gè) 比較好的放置方法,也是大多數(shù)亙板所采用的方注一電源大口插座電源部分背漏電源部分改置方向主要是考恚輪入輸出線的順暢,避免交叉二 另外,因?yàn)橥鶈伟宓碾娫床糠窒鄬?duì)比較獨(dú)立,而又常常會(huì)產(chǎn)生EHI的問(wèn)更,所以推薦利月過(guò)孔帶或分割線將電源部分和其他電路部分進(jìn)行焉高,見下圖:2.2.2 時(shí)鐘部分時(shí)鐘往往是單板最大的干擾源,也是進(jìn)行

28、PCB設(shè)計(jì)時(shí)最需要特殊處理的地方。 布局時(shí)一方面要使時(shí)鐘源離單板板邊 (尤其是拉手條)距離盡量大,另一方面要 使時(shí)鐘輸出到負(fù)載的走線盡量短。在布線部分中,我們提到對(duì)時(shí)鐘線要優(yōu)先考慮 布內(nèi)層,并進(jìn)行必要的匹配、屏蔽等處理。2.2.3電感線圈 線圈(包括繼電器) 是最有效的接受和發(fā)射磁場(chǎng)的器件(在繼電器選型時(shí)應(yīng)盡量考慮采用固態(tài)繼電 器)。建議線圈放置在離 EMI源盡量遠(yuǎn)的地方,這些發(fā)射源可能是開關(guān)電源、 時(shí)鐘輸出、總線驅(qū)動(dòng)等。線圈下方PCB板上不能有高速走線或敏感的控制線,如果不能避免,就一定要考慮線圈的方向問(wèn)題,要使場(chǎng)強(qiáng)方向和線圈的平面平行, 保證穿過(guò)線圈的磁力線最少。2.2.4 總線驅(qū)動(dòng)部分隨

29、著系統(tǒng)容量越來(lái)越大,總線速率越來(lái)越高,總線驅(qū)動(dòng)能力要求也越來(lái)越高, 而 總線數(shù)量同時(shí)大量增加,配總線匹配難以做到十分完美,所以一般總線驅(qū)動(dòng)器(如 16244)附近的輻射場(chǎng)強(qiáng)很高,在部分單板的測(cè)量過(guò)程中,我們總線驅(qū)動(dòng)部分是 時(shí)鐘之外的另一主要EMI源。在布局上,要求總線驅(qū)動(dòng)部分離單板拉手條的距離盡量遠(yuǎn), 減小對(duì)系統(tǒng)外的輻射, 同時(shí)要求驅(qū)動(dòng)后信號(hào)到宿的距離盡量靠近。如下圖:rw 匹拉手條背板必要的時(shí)候可以考慮在大量的總線驅(qū)動(dòng)部分加局部屏蔽體。2.2.5 濾波器件 濾波措施是必不可少也是最常用的對(duì)策手段, 原理設(shè)計(jì)中經(jīng)常是注意到了很多的 濾波措施,比如去耦電容、三端電容、磁珠,電源濾波,接口濾波等,

30、但在進(jìn)行PCB設(shè)計(jì)時(shí),如果濾波器件的位置放置不當(dāng),那么濾波效果將大打折扣,甚至起不到濾波作用。濾波器件安裝的一般考慮是就近原則。 例如:去耦電容要盡量靠近IC的電源管腳;電源濾波要盡量靠近電源輸入或電源輸出;局部功能模塊的濾波要靠近模卜面的圖給塊的入口; 對(duì)外接口的濾波(如磁珠等)要盡量靠近接插件等。一個(gè)直觀的范例:拉手條去捐電容3濾波3.1概述在PCB設(shè)計(jì)中,濾波既包括專門的信號(hào)濾波器的設(shè)計(jì),也包括大量電源濾波電容的使用濾波是必不可少的:一方面,通過(guò)其它方式并不能完全抑制進(jìn)出設(shè)備 的傳導(dǎo)噪聲,當(dāng)電氣信 號(hào)進(jìn)出設(shè)備時(shí),必須進(jìn)行有效地濾波;另 一方面,集成芯片的輸出狀態(tài)的變化或其它原因會(huì)使芯片供

31、電電源上產(chǎn)生一定的 噪聲,并影響該芯片本身或其它芯片的正常工作。3.2 濾波器件常用的濾波器件有很多種,包括電阻、電感、電容、鐵氧體磁珠等。3.2.1 電阻電阻不能單獨(dú)用來(lái)做濾波的用途,它一般與電容結(jié)合起來(lái)組成RC濾波網(wǎng)絡(luò)使用。3.2.2 電感電感的高、低頻特性如圖4所示。由于引線電阻(ESR)和寄生電容的存在,使 電感存在一個(gè)自諧振頻率fc,電感在低于fc的頻率范圍內(nèi)表現(xiàn)為電感的特性, 但在高于fc的頻率范圍內(nèi),則表現(xiàn)為電容的特性。這是在計(jì)算濾波器的插入損 耗時(shí)需要尤其注意的地方。3.2.3 電容電容是在濾波電路中最為常用的器件。關(guān)于電容在后文中有詳細(xì)地描述。3.2.4 鐵氧體磁珠鐵氧體磁珠

32、也是濾波常用的器件。用于電磁噪聲抑制的鐵氧體是一種磁性材料, 由鐵、鍥、鋅氧化物混合而成,具有很高的電阻率,較高的磁導(dǎo)率(約為 1001500)。鐵氧體磁珠串接在信號(hào)或電源通路上,用于抑制差模噪聲。當(dāng)電流 流過(guò)鐵氧體時(shí),低頻電流可以幾乎無(wú)衰減地流過(guò), 但高頻電流卻會(huì)受到很大的損 耗,轉(zhuǎn)變成熱量散發(fā)。鐵氧體磁珠可以等效為電阻與電感的串聯(lián),但電阻值與電感值都是隨頻率而變化的。鐵氧體磁珠與普通的電感相比具有更好的高頻濾波特性。鐵氧體在高頻時(shí)呈現(xiàn)電阻性,相當(dāng)于品質(zhì)因數(shù)很低的電感器,所以能在相 當(dāng)寬的頻率范圍內(nèi)保持較高的阻抗,從而提高高頻濾波效能。3.2.5 共模電感 共模電感插入傳輸導(dǎo)線對(duì)中,可以同時(shí)

33、抑制每根導(dǎo)線對(duì)地的共 模高頻噪聲。通常的做法是把兩個(gè)相同的線圈繞在同一個(gè)鐵氧體環(huán)上,鐵氧體磁損較小,繞制的方法使得兩線圈在流過(guò)共模電流時(shí)磁環(huán)中的磁通相互疊加,從而具有相當(dāng)大的電感量,對(duì)共模電流起到抑制作用,而當(dāng)兩線圈流過(guò)差模電流時(shí), 磁環(huán)中的磁通相互抵消,幾乎沒有電感量,所以差模電流可以無(wú)衰減地通過(guò)。3.3 濾波電路3.3.1 濾波電路的形式 在EMC設(shè)計(jì)中,濾波的作用基本上是衰減高頻噪聲, 所以濾波器通常都設(shè)計(jì)為低通濾波器。3.3.2 濾波電路的布局與布線 濾波電路在布局布線時(shí)必須嚴(yán)格注意。(1)濾波電路的地應(yīng)該是一個(gè)低阻抗的地,同時(shí)不同的功能電路之間不能存在 共地阻抗;(2)濾波電路的輸入

34、輸出不能相互交叉走線,應(yīng)該加以隔離;(3)在濾波電路的設(shè)計(jì)中,同時(shí)應(yīng)該注意使信號(hào)路徑盡量短、盡量簡(jiǎn)潔;盡量 減小濾波電容的等效用聯(lián)電感和等效用聯(lián)電阻;(4)接口濾波電路應(yīng)該盡量靠近接插件。3.4 電容在PCB的EMC設(shè)計(jì)中的應(yīng)用3.4.1 濾波電容的種類電容在PCB的EMC設(shè)計(jì)中是使用最為廣泛的器件。電容按功能的不同可以分為 三種:去耦(Decouple):打破系統(tǒng)或電路的端口之間的耦合,以保證正常的操作。旁路(Bypass):在瞬態(tài)能量產(chǎn)生的地方為其提供一個(gè)到地的低阻抗通路。是良 好退耦的必備條件之一。儲(chǔ)能(Bulk):儲(chǔ)能電容可以保證在負(fù)載快速變到最重時(shí)電壓不會(huì)下跌。3.4.2 電容自諧振

35、問(wèn)題我們用來(lái)濾波的電容器并不是理想的電容器,在系統(tǒng)中實(shí)際表現(xiàn)為理想電容與電感和電阻的串聯(lián)。3.4.3 ESR對(duì)并聯(lián)電容幅頻特性的影響阻抗的峰值與電容器的ESR的值成反比,隨著單板設(shè)計(jì)水平與器件性能的提高, 并聯(lián)電容的阻抗的峰值將會(huì)隨著 ESR的減小而增加,并聯(lián)諧振峰值的形狀與位 置取決于PCB板的設(shè)計(jì)與電容的選擇。有幾條原則應(yīng)該了解:1、隨著ESR的減小,諧振點(diǎn)的阻抗會(huì)減小,但反諧振點(diǎn)的阻抗會(huì)增大;2、n個(gè)相同電容并聯(lián)使用時(shí),最小阻抗可能小于 ESR/n;3、多個(gè)電容并聯(lián)時(shí),阻抗并不一定發(fā)生在電容的諧振點(diǎn);4、對(duì)于給定數(shù)量的電容器,比較好的選擇是電容值在一個(gè)較大的范圍內(nèi)均勻展 開,各個(gè)電容值的

36、ESR適中;比較差的選擇是僅有少量的電容值,而且電容的 ESR都非常小。3.4.4 ESL對(duì)并聯(lián)電容幅頻特性的影響電容封裝和結(jié)構(gòu)不同,ESL也不同。電容的ESL與電容值一起決定電容器的諧振點(diǎn)與并聯(lián)電容器的反諧振點(diǎn)的頻率 范圍。在實(shí)際的設(shè)計(jì)中,應(yīng)該盡量選用 ESL小的電容器。3.4.5 電容器的選擇對(duì)于RF設(shè)計(jì)而言,陶瓷電容器、聚酯纖維電容器和聚苯乙烯薄膜電容器都是很 好的選擇。對(duì)于EMI濾波器來(lái)講,對(duì)電容器的介質(zhì)材料要求并不高,常見的 X7R、Y5V和 Z5U等松散介質(zhì)都是不錯(cuò)的選擇;通常絕對(duì)的電容值、電容器的溫度系數(shù)、電壓 變化系數(shù)等并不重要。3.4.6 去耦電容與旁路電容的設(shè)計(jì)建議1、以供

37、應(yīng)商提供的產(chǎn)品資料上的自諧振特性為基礎(chǔ)選擇電容,使之符合設(shè)計(jì)的時(shí)鐘速率與噪聲頻率的需要。2、在所需要的頻率范圍內(nèi)加盡可能多的電容。3、在盡可能靠近IC每個(gè)電源管腳的地方,至少放一個(gè)去耦電容器,以減小寄生阻抗。4、旁路電容與IC盡可能放在同一個(gè)PCB平面上。5、對(duì)于多時(shí)鐘系統(tǒng)可以將電源平面作分割,對(duì)每一個(gè)部分使用一種正確容值的電容器,被狹縫分隔的電源平面將一部分的噪聲與其他部分的敏感器件分隔開來(lái),同時(shí)提供了電容值的分離;6、對(duì)于時(shí)鐘頻率在一個(gè)較寬的范圍內(nèi)變化的系統(tǒng),旁路電容的選擇甚為困難。一個(gè)較好的解決方法是將兩個(gè)容值上接近 2: 1的電容并聯(lián)放置,這樣做可以提 供一個(gè)較寬的低阻抗區(qū),和一個(gè)較寬

38、的旁路頻率。3.4.7 儲(chǔ)能電容的設(shè)計(jì)儲(chǔ)能電容可以保證在負(fù)載快速變到最重時(shí)供電電壓不會(huì)下跌。儲(chǔ)能電容可分為板極儲(chǔ)能電容、器件級(jí)儲(chǔ)能電容兩種:A,板極儲(chǔ)能電容:保證負(fù)載快速變到最重時(shí),單板各處供電電壓不會(huì)下跌。在 高頻、高速單板(以及條件允許的背板),建議均勻排布一定數(shù)量的較大容值的 鋰電容(1uf、10uf、22uf、33uf),以保證單板同一電壓的值保持一致。B,器件級(jí)儲(chǔ)能電容:保證負(fù)載快速變到最重時(shí),器件周圍各處供電電壓不會(huì)下 跌。對(duì)于工作頻率、速率較高、功耗較大的器件,建議在其周圍排放14個(gè)較大容值的鋰電容(1uf、10uf、22uf、33uf),以保證器件快速變換時(shí)其工作電壓 保持不變

39、。儲(chǔ)能電容的設(shè)計(jì)應(yīng)該與去耦電容的設(shè)計(jì)區(qū)別開來(lái)。有以下設(shè)計(jì)建議:1、當(dāng)單板上具有多種供電電壓時(shí),對(duì)一種供電電壓儲(chǔ)能電容仍然只選用一種容 值的電容器,一般選用表貼封裝的 Tantalum電容(鋰電容),可以根據(jù)需要選 擇 10uf、22uf、33uf 等;2、不同供電電壓的芯片構(gòu)成一個(gè)群落,儲(chǔ)能電容在這個(gè)群落內(nèi)均勻分布。4地的分割與匯接接地是抑制電磁干擾、提高電子設(shè)備 EMC性能的重要手段之一。正確的接地既能提高產(chǎn)品抑制電磁干擾的能力,又能減少產(chǎn)品對(duì)外的 EMI發(fā)射。4.1 接地的含義 電子設(shè)備的“地”通常有兩種含義:一種是“大地”(安全地),另一種是“系 統(tǒng)基準(zhǔn)地”(信號(hào)地)。接地就是指在系統(tǒng)與

40、某個(gè)電位基準(zhǔn)面之間建立低阻的導(dǎo) 電通路?!敖哟蟮亍本褪且缘厍虻碾娢粸榛鶞?zhǔn),并以大地作為零電位,把電子設(shè) 備的金屬外殼、電路基準(zhǔn)點(diǎn)與大地相連接。把接地平面與大地連接,往往是出于 以下考慮:A,提高設(shè)備電路系統(tǒng)工作的穩(wěn)定性;B,靜電泄放;C,為操作人員提供安全保障。在交換、接入網(wǎng)等產(chǎn)品中,一般單板的拉手條都通過(guò)拉手條的定位孔與保護(hù)地連接,以便靜電瀉放。在做PON16的ESD實(shí)驗(yàn)。由于DMU的拉手條沒有接PGND (本應(yīng)金屬化處理的定位孔被誤設(shè)計(jì)成非金屬化孔,致使該板的拉手條并未接到保護(hù)地上)。故在機(jī)殼(局端或者遠(yuǎn)端)的后面板進(jìn)行靜電試驗(yàn)(接觸放電和空氣放 電)時(shí),容易引起復(fù)位。更改焊盤設(shè)計(jì),拉手條

41、接PGND后,復(fù)位問(wèn)題解決,ESD 測(cè)試通過(guò)。4.2 接地的目的A,安全考慮,即保護(hù)接地;B,為信號(hào)電壓提供一個(gè)穩(wěn)定的零電位參考點(diǎn)(信號(hào)地或系統(tǒng)地);C,屏蔽接地。4.3 基本的接地方式電子設(shè)備中有三種基本的接地 方式:?jiǎn)吸c(diǎn)接地、多點(diǎn)接地、浮地。4.3.1 單點(diǎn)接地單點(diǎn)接地是整個(gè)系統(tǒng)中,只有一個(gè)物理點(diǎn)被定義為接地參考點(diǎn), 其他各個(gè)需要接 地的點(diǎn)都連接到這一點(diǎn)上。單點(diǎn)接地適用于頻率較低的電路中(1MHZ以下)。若系統(tǒng)的工作頻率很高,以致工作波長(zhǎng)與系統(tǒng)接地引線的長(zhǎng)度可比擬時(shí),單點(diǎn)接地方式就有問(wèn)題了。當(dāng)?shù)鼐€的長(zhǎng)度接近于1/4波長(zhǎng)時(shí),它就象一根終端短路的傳輸線,地線的電流、電壓呈駐波分布,地線變成了輻

42、射天線,而不能起到“地”的作用。為了減少接地阻抗,避免輻射,地線的長(zhǎng)度應(yīng)小于 1/20波長(zhǎng)。在電源電路的處理上,一般可以考慮 單點(diǎn)接地。對(duì)于我司大量采用的數(shù)字電路,由于其含有豐富的高次諧波,一般不 建議采用單點(diǎn)接地方式。4.3.2 多點(diǎn)接地多點(diǎn)接地是指設(shè)備中各個(gè)接地點(diǎn)都直接接到距它最近的地平面上,使接地引線的長(zhǎng)度最短。多點(diǎn)接地電路結(jié)構(gòu)簡(jiǎn)單,接地線上可能出現(xiàn)的高頻駐波現(xiàn)象顯著減少,適用于工作頻率較高的(10MHZ)場(chǎng)合。但多點(diǎn)接地可能會(huì)導(dǎo)致設(shè)備內(nèi)部形成許多接地 環(huán)路,從而降低設(shè)備對(duì)外界電磁場(chǎng)的抵御能力。在多點(diǎn)接地的情況下,要注意地 環(huán)路問(wèn)題,尤其是不同的模塊、設(shè)備之間組網(wǎng)時(shí)。地線回路導(dǎo)致的電磁干

43、擾:理想地線應(yīng)是一個(gè)零電位、零阻抗的物理實(shí)體。但實(shí)際的地線本身既有電阻分量 又有電抗分量,當(dāng)有電流通過(guò)該地線時(shí),就要產(chǎn)生電壓降。地線會(huì)與其他連線(信 號(hào)、電源線等)構(gòu)成回路,當(dāng)時(shí)變電磁場(chǎng)耦合到該回路時(shí),就在地回路中產(chǎn)生感 應(yīng)電動(dòng)勢(shì),并由地回路耦合到負(fù)載,構(gòu)成潛在的EMI威脅。4.3.3 浮地浮地是指設(shè)備地線系統(tǒng)在電氣上與大地絕緣的一種接地方式。由于浮地自身的一些弱點(diǎn),不太適合于我司一般的大系統(tǒng)中,具接地方式很少采用,在此不作詳 細(xì)介紹。4.3.4 以上各種方式組成的混合接地方式4.4 關(guān)于接地方式的一般選取原則:對(duì)于給定的設(shè)備或系統(tǒng),在所關(guān)心的最高頻率(對(duì)應(yīng)波長(zhǎng)為)入上,當(dāng)傳輸線的 長(zhǎng)度L入,

44、則視為高頻電路,反之,則視為低頻電路。根據(jù)經(jīng)驗(yàn)法則,對(duì)于 多點(diǎn)接地 是指設(shè)備中各個(gè)接地點(diǎn)都直接接到距它最近的地平面上,使接地引線的長(zhǎng)度最八,.o多點(diǎn)接地電路結(jié)構(gòu)簡(jiǎn)單,接地線上可能出現(xiàn)的高頻駐波現(xiàn)象顯著減少, 適用于工 作頻率較高的(10MHZ)場(chǎng)合。但多點(diǎn)接地可能會(huì)導(dǎo)致設(shè)備內(nèi)部形成許多接地 環(huán)路,從而降低設(shè)備對(duì)外界電磁場(chǎng)的抵御能力。在多點(diǎn)接地的情況下,要注意地 環(huán)路問(wèn)題,尤其是不同的模塊、設(shè)備之間組網(wǎng)時(shí)。地線回路導(dǎo)致的電磁干擾:理想地線應(yīng)是一個(gè)零電位、零阻抗的物理實(shí)體。但實(shí)際的地線本身既有電阻分量 又有電抗分量,當(dāng)有電流通過(guò)該地線時(shí),就要產(chǎn)生電壓降。地線會(huì)與其他連線(信 號(hào)、電源線等)構(gòu)成回路

45、,當(dāng)時(shí)變電磁場(chǎng)耦合到該回路時(shí),就在地回路中產(chǎn)生感 應(yīng)電動(dòng)勢(shì),并由地回路耦合到負(fù)載,構(gòu)成潛在的 EMI威脅。4.3.3 浮地浮地是指設(shè)備地線系統(tǒng)在電氣上與大地絕緣的一種接地方式。由于浮地自身的一些弱點(diǎn),不太適合于我司一般的大系統(tǒng)中,具接地方式很少采用,在此不作詳 細(xì)介紹。4.3.4 以上各種方式組成的混合接地方式4.4關(guān)于接地方式的一般選取原則:對(duì)于給定的設(shè)備或系統(tǒng),在所關(guān)心的最高頻率(對(duì)應(yīng)波長(zhǎng)為)入上,當(dāng)傳輸線的 長(zhǎng)度L入,則視為高頻電路,反之,則視為低頻電路。根據(jù)經(jīng)驗(yàn)法則,對(duì)于接對(duì)應(yīng)的地)。在電源、地的分割方面要注意切斷 EMI通過(guò)參考平面從初級(jí)竄到次級(jí)的途徑, 尤其是在濾波器、共模線圈、磁

46、珠等器件的分割處理上。第二部分布線1傳輸線模型及反射、串?dāng)_1.1概述:在高速數(shù)字電路PCB設(shè)計(jì)中,當(dāng)布線長(zhǎng)度大于20分之一波長(zhǎng)或信號(hào)延時(shí)超過(guò)6 分之一信號(hào)上升沿時(shí),PCB布線可被視為傳輸線。傳輸線有兩種類型:微帶線和 帶狀線。與EMC設(shè)計(jì)有關(guān)的傳輸線特性包括:特征阻抗、傳輸延遲、固有電容 和固有電感。反射與串?dāng)_會(huì)影響信號(hào)質(zhì)量,同時(shí)從 EMC的角度考慮,也是EMI 的主要來(lái)源。1.2 傳輸線模型關(guān)于傳輸線的分布參數(shù)模型在 CAD室信號(hào)質(zhì)量控制流程等資料中已有詳盡 介紹,此處從略。1.3 傳輸線的種類1.3.1 微帶線(microstrip)定義:與參考平面相鄰的表層布線。1.3.2 帶狀線(St

47、ripline)定義:在兩參考平面之間的 PCB布線傳輸過(guò)程中的任何不均勻(如阻抗變化、直角拐角)都會(huì)引起信號(hào)的反射,反射的 結(jié)果對(duì)模擬信號(hào)(正弦波)是形成駐波,對(duì)數(shù)字信號(hào)則表現(xiàn)為上升沿、下降沿的 振鈴和過(guò)沖。這種過(guò)沖一方面形成強(qiáng)烈的電磁干擾, 另一方面對(duì)后級(jí)輸入電路的 保護(hù)二極管造成損傷甚至失效。一般而言,過(guò)沖超過(guò)0.7V就應(yīng)采取措施。在下面的圖中,信號(hào)源阻抗、負(fù)載阻 抗是造成信號(hào)來(lái)回反射的原因。由于反射而在信號(hào)的上升沿和下降沿引起上沖、下沖和振鈴,這些過(guò)沖和振鈴不 僅影響信號(hào)的完整性,而且是主要的 EMI發(fā)射源。1.5串?dāng)_由于在相鄰PCB布線之間存在寄生電容CSV,高頻信號(hào)會(huì)通過(guò)CSV引起

48、互相 干擾,在一路有脈沖信號(hào)通過(guò)時(shí),另一路上在脈沖的上升沿和下降沿位置有干擾 脈沖出現(xiàn),這就是PCB布線間的用擾。申擾一方面影響信號(hào)質(zhì)量,同時(shí)用擾脈 沖也是EMI的主要發(fā)射源。影響傳輸線間申擾的因數(shù)有:耦合長(zhǎng)度 L、源端、負(fù)載端的輸入、輸出阻抗, 介電常數(shù),傳輸線的寬度 W、厚度T,與參考平面的高度H (換個(gè)角度:分布 電容CSV、寄生電容Cti、耦合電感L) 2優(yōu)選布線層對(duì)于時(shí)鐘、高頻、高速、小、弱信號(hào)而言,選擇合適的布線層相當(dāng)重要,對(duì)于那些高速總線,具布線層的選擇一樣不能忽視;1.3.3嵌入式微帶線1.4傳輸線的反射讓我們先對(duì)表層與內(nèi)層的走線(即微帶線與帶狀線)進(jìn)行一些比較2.1 表層與內(nèi)

49、層走線的比較注:微帶線和帶狀線已在上一章中介紹過(guò),為方便閱讀,此處再次附上。2.1.1 微帶線(Microstrip)定義:與參考平面相鄰的表層布線。2.1.3 微帶線與帶狀線的比較微帶線與帶狀線的比較:1,微帶線的傳輸延時(shí)比帶狀線低(38 .1(ps/inch);2,在給定特征阻抗的情況下,微帶線的固有電容比帶狀線?。?,微帶線位于表層,直接對(duì)外輻射;帶狀線位于內(nèi)層,有參考平面屏蔽;4,微帶線可視,便于調(diào)試;帶狀線不可視,調(diào)試不便;考慮到參考平面的屏蔽作用,現(xiàn)有測(cè)試數(shù)據(jù)表明微帶線的輻射比帶狀線大20DB左右。我們知道,EMI的對(duì)外傳播途徑主要有傳導(dǎo)和輻射兩種;對(duì)于傳輸線而言,這兩種途徑也同樣

50、存在;對(duì)于帶狀線,由于其夾在兩平面之間,其輻射途徑得到較好的控制,其主要對(duì)外 傳播途徑為傳導(dǎo),即我們需要重點(diǎn)考慮的是其供電過(guò)程中的電源、 地的紋波以及 與相鄰走線之間的竄擾。而對(duì)于微帶線,除具有帶狀線的傳導(dǎo)途徑外,其自身對(duì)外的輻射對(duì)我們的EMC 指標(biāo)至關(guān)重要;當(dāng)然,并非所有表層的走線的輻射都值得我們關(guān)注, 在稍后特殊 信號(hào)的處理一章里,我們對(duì)主要輻射信號(hào)的種類將加以探討; 從EMC的角度,我們需要對(duì)以下兩種布線加以關(guān)注:1,強(qiáng)輻射信號(hào)線(高頻、高速,尤以時(shí)鐘線為甚),對(duì)外輻射;2,小、弱信號(hào)以及對(duì)外界干擾非常敏感的復(fù)位等信號(hào),易受干擾;對(duì)于這兩類線,我們必須給予充分的關(guān)注,在情況允許的前提下,

51、建議考慮內(nèi)層 布線;并擴(kuò)大他們與其他布線的間距,甚至加屏蔽地線進(jìn)行隔離;(至于有那些布線需要我們特殊關(guān)注, 在特殊信號(hào)處理一章,我們會(huì)有較深入的 探討)。注:一般而言,器件自身的輻射指標(biāo)因素在器件設(shè)計(jì)過(guò)程中已考慮,我們假定器件自身已滿足輻射指標(biāo)(特殊器件會(huì)有其對(duì)應(yīng)的屏蔽等解決措施),這里,我們 主要考慮的是傳輸線的對(duì)外輻射。對(duì)比Simensa Motorola的同類PCB板,我們可發(fā)現(xiàn)其表層很少布線, 埋盲孔的 使用,保證了參考平面的完整性,也為表層的屏蔽效果提供了保證; 而我司目前 出于成本的考慮以及尚未對(duì)單板的 EMI輻射引起足夠的重視,因而表層布線相 當(dāng)普遍,甚至超過(guò)內(nèi)層的布線密度。鑒于

52、我司現(xiàn)有的 PCB設(shè)計(jì)周期,普通CAD 工程師很難對(duì)單板的信號(hào)有個(gè)全面的了解。從交換產(chǎn)品巴西項(xiàng)目的EMC測(cè)試情況來(lái)看,一些頻率、速率并不高的時(shí)鐘等信 號(hào)線,其對(duì)外輻射指標(biāo)遠(yuǎn)遠(yuǎn)超過(guò)其他信號(hào)線的輻射,從 EMC的角度,建議關(guān)鍵 信號(hào)(尤其是時(shí)鐘信號(hào),具體種類后文有說(shuō)明)優(yōu)先考慮內(nèi)層布線,其他信號(hào)(尤 其對(duì)其輻射情況不明了的信號(hào))盡可能考慮內(nèi)層布線;整板輻射基線較高的PCB 板,應(yīng)考慮采用表層屏蔽或單板加屏蔽罩等處理方式。2.2 布線層的優(yōu)先級(jí)別A,優(yōu)先考慮內(nèi)層;B,優(yōu)先考慮無(wú)相鄰布線層的層,或雖有相鄰布線層,但相鄰布線層對(duì)應(yīng)區(qū)域下無(wú)走線;C,內(nèi)層布線優(yōu)先級(jí)別,L L L ;(即優(yōu)選地作參考平面)D

53、,確保關(guān)鍵走線未 跨分割區(qū)的布線層;PCB的設(shè)計(jì)需要綜合考慮功能實(shí)現(xiàn)、成本、 EMC、工藝、美觀等多種因素,在 優(yōu)選布線層上,沒有一成不變的原則。以上建議作為一般指導(dǎo)原則,僅供大家在 進(jìn)行PCB設(shè)計(jì)時(shí)參考。CAD工程師的價(jià)值也就在于在多種因素中,折衷考慮, 找到最佳解決途徑。例如:在布局部分第一章關(guān)于十層板有如下層排布方案:方案電源地信號(hào)12345689101136S1G1S2S3G2PS4S5G3S62145S1G1S2G2S3G3PS4G4S53235S1G1S2P1S3G2P2S4G3S54244S1G1S2G3P1P2G3S3G4S4在方案1里,由于S2、S3均在內(nèi)層,且夾在兩地平面之

54、間,在布關(guān)鍵信號(hào)時(shí),我們首先考慮S2、S3,并保證層問(wèn)無(wú)平行長(zhǎng)線(關(guān)鍵網(wǎng)絡(luò));S4、S5與S2、S3 基本相同,但夾在電源、地平面之間,根據(jù)我們現(xiàn)有掌握的情況,電源、地平面 之間的EMC環(huán)境差于兩地平面之間的EMC環(huán)境,因而S4、S5的優(yōu)先級(jí)別低于 S2、S3,由于S5以阻抗較低的G3作參考平面,其優(yōu)先級(jí)別略高于 S4; S1、S6 同為表層布線,一般而言,表層(TOP)由于器件PIN密度高于底層(BOTTOM), 兩者之間,我們優(yōu)先考慮S6 ;即,方案一的布線優(yōu)先級(jí)別為: S2=S3S5S4S6S1;注:以上未考慮到電源、地平面的分割情況,實(shí)際情況因分割因素可能有所出入。 同樣分析,方案2的布線優(yōu)先級(jí)別:S2=S3S4S5S1;方案3的布線優(yōu)先級(jí)別:S2=S3=S4S5S1;方案4的

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論