




版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、貴州大學(xué)實(shí)驗(yàn)報(bào)告學(xué)院:電氣工程學(xué)院 專業(yè):測(cè)控技術(shù)與儀器 班級(jí):測(cè)儀131姓名學(xué)號(hào)實(shí)驗(yàn)組實(shí)驗(yàn)時(shí)間2016.12.2指導(dǎo)教師成績(jī)實(shí)驗(yàn)項(xiàng)目名稱4位數(shù)碼管顯示實(shí)驗(yàn)實(shí)驗(yàn)?zāi)康耐ㄟ^(guò)利用硬件設(shè)計(jì)語(yǔ)言veriloag設(shè)計(jì)4位數(shù)碼管顯示電路、理解 Quartus II平臺(tái)進(jìn)行硬件開(kāi)發(fā)的方法、深入理解verilog語(yǔ)言及其設(shè)計(jì)方法。實(shí)驗(yàn)要求集中授課實(shí)驗(yàn)原理原理框圖如下圖4-1所示 FPGA控制數(shù)碼管的動(dòng)態(tài)掃描,采集數(shù)據(jù)和地址總線的數(shù)據(jù),使能不同位的數(shù)碼管,并將采集到的數(shù)據(jù)依次傳送給段選譯碼模塊,最后輸出對(duì)應(yīng)數(shù)字的段碼,控制數(shù)碼管顯示對(duì)應(yīng)總線的數(shù)據(jù)。圖4-1 原理框圖實(shí)驗(yàn)儀器PC機(jī)、Quartus II軟件、Kei
2、l Vision2軟件實(shí)驗(yàn)步驟1、 首先,制作1位數(shù)碼管顯示電路,用verilong語(yǔ)言寫(xiě)。module seg7(clk,rst_n,data,seg,sel);input clk;input rst_n;input 3:0data;output reg7:0 seg;output reg2:0 sel;always (posedge clk or negedge rst_n)begin if(!rst_n) begin sel<= 0; end else begin sel<= 0; end end always (*) begin if(!rst_n) begin seg=8
3、'b1111_1111; end else begin case(data) 0: seg=8'b1100_0000; 1: seg=8'b1111_1001; 2: seg=8'b1010_0100; 3: seg=8'b1011_0000; 4: seg=8'b1001_1001; 5: seg=8'b1001_0010; 6:seg=8'b1000_0010; 7:seg=8'b1111_1000; 8:seg=8'b1000_0000; 9:seg=8'b1001_0000; 10:seg=8
4、9;b1000_1000; 11:seg=8'b1000_0011; 12:seg=8'b1100_0110; 13:seg=8'b1010_0001; 14:seg=8'b1000_0110; 15:seg=8'b1000_1110; default:seg=8'b1111_1111; endcase end end endmodule測(cè)試模塊timescale 1 ns/ 1 psmodule seg7_tb;reg clk;reg 3:0 data;reg rst_n; wire 7:0 seg;wire 2:0 sel;initial b
5、eginclk=1;rst_n=0;data=10;# 200.1rst_n=1;endalways # 10 clk = clk; seg7 seg7( .clk(clk), .rst_n(rst_n),.data(data),.seg(seg),.sel(sel); Endmodule2、例化元件3、4位數(shù)碼管的設(shè)計(jì)Frep模塊module freq( clk, rst_n, clk_1k ); input clk; input rst_n; output reg clk_1k; reg19:0 count; always (posedge clk or negedge rst_n) be
6、gin if (!rst_n) begin clk_1k <=1; count <=0; end else begin if (count<24999) count <=count+1; else begin count<=0;clk_1k<=clk_1k;endendendendmoduleSeg7模塊module SEG7( clk, rst_n, data, seg, sel ); input clk; input rst_n; input 15:0 data; output reg 7:0 seg; output reg2:0 sel; reg 3:
7、0 data_temp; reg 2:0 state; always (posedge clk or negedge rst_n) begin if(!rst_n) begin sel<=0;data_temp<=0; state<=0;endelse begin case(state) 0 : beginsel<=0;data_temp<=data15:12;state<=1; end 1: begin sel<=1; data_temp<=data11:8; state<=2; end 2:begin sel<=2; data_t
8、emp<=data7:4; state<=3; end 3:begin sel<=4; data_temp<=data3:0; state<=4; end default : state<=0; endcaseendend always (*) begin if(!rst_n) begin seg = 8'b1111_1111;endelse begin case(data_temp) 0: seg=8'b1100_0000; 1: seg=8'b1111_1001; 2: seg=8'b1010_0100; 3: seg=8
9、'b1011_0000; 4: seg=8'b1001_1001; 5: seg=8'b1001_0010; 6:seg=8'b1000_0010; 7:seg=8'b1111_1000; 8:seg=8'b1000_0000; 9:seg=8'b1001_0000; 10:seg=8'b1000_1000; 11:seg=8'b1000_0011; 12:seg=8'b1100_0110; 13:seg=8'b1010_0001; 14:seg=8'b1000_0110; 15:seg=8'
10、;b1000_1110; default:seg = 8'b1111_1111; endcase end end endmoduleTop模塊module top( clk, rst_n, data, seg, sel ); input clk; input rst_n; input 15:0 data; output 7:0 seg; output 2:0 sel; wire clk_1k; freq freq ( .clk(clk), .rst_n(rst_n), .clk_1k(clk_1k) );SEG7 SEG7( .clk(clk_1k), .rst_n(rst_n), .
11、data(data), .seg(seg), .sel(sel) ); endmodule測(cè)試模塊timescale 1 ns/ 1 psmodule top_vlg_tst();/ constants / general purpose registersreg eachvec;/ test vector input registersreg clk;reg 15:0 data;reg rst_n;/ wires wire 7:0 seg;wire 2:0 sel;/ assign statements (if any) top top (/ port map - connection between master ports and signals/registers .clk(clk),.data(data),.rst_n(rst_n),.seg(seg),.sel(sel);initial begin clk=1;rst_n=0;data=15h123456;#200.1rst_n=1; endalways #10 clk=clk; endmodule4、4位數(shù)碼管的例化實(shí)驗(yàn)內(nèi)容設(shè)計(jì)一個(gè)4位數(shù)碼管顯示電路:要求在Quartus II軟件平臺(tái)上用veril
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 咖啡加工車間管理制度
- 學(xué)校保潔崗位管理制度
- 工程公司企業(yè)管理制度
- 公司內(nèi)務(wù)資產(chǎn)管理制度
- 光伏安裝方案(3篇)
- 公司門(mén)店員工管理制度
- 工廠綠色安全管理制度
- 工程周轉(zhuǎn)材料管理制度
- 養(yǎng)老項(xiàng)目-優(yōu)惠方案(3篇)
- 機(jī)柜維修維護(hù)方案(3篇)
- 地表水水質(zhì)自動(dòng)監(jiān)測(cè)站運(yùn)行維護(hù)技術(shù)規(guī)范
- 2023年最新的郭德綱單口相聲濟(jì)公傳全集
- 健康證申請(qǐng)證明(通用)
- 中國(guó)中化集團(tuán)收購(gòu)加拿大鉀肥公司的商務(wù)談判計(jì)劃書(shū)
- 天然氣管線施工無(wú)損檢測(cè)方案
- YC∕T 266-2008 煙用包裝膜
- 中油即時(shí)通信安裝手冊(cè)(二廠)
- 西北工業(yè)大學(xué)臺(tái)灣交換生入學(xué)申請(qǐng)表
- 【精品】溝渠整治工程施工方案
- 新員工入職試崗考核表
- 2010年全國(guó)輻射環(huán)境監(jiān)測(cè)方案
評(píng)論
0/150
提交評(píng)論