基于FPGA的七段數碼管顯示設計_第1頁
基于FPGA的七段數碼管顯示設計_第2頁
基于FPGA的七段數碼管顯示設計_第3頁
基于FPGA的七段數碼管顯示設計_第4頁
基于FPGA的七段數碼管顯示設計_第5頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、目錄一 設計原理 . 1二 設計目的 . 1(1) 熟悉ISE9.1開發(fā)環(huán)境,掌握實驗流程 . 1(2) 熟悉SEED-XDTK XUPV2Pro實驗環(huán)境 . 1(3) 熟悉用ChipScope觀測信號 . 1(4) 了解Verilog HDL語言在FPGA中的使用 . 1(5) 了解七段數碼管顯示譯碼器硬件語言實現 . 1三 設計內容 . 1(1)根據設計流程將實驗在軟件和開發(fā)板上通過,進行仿真 . 1(2)用ChipScope進行觀測信號 . 1四 設計準備 . 1(1通過USB下載電纜將計算機USB口及XUPV2Pro板的J8連接好 . 1(2)啟動計算機后,將XUPV2Pro實驗箱電源

2、打開. 1五 設計框圖 . 1(1)設計輸入代碼 . 2(2)功能仿真 . 2(3)設計實現后下載碼流 . 3(4)用ChipScope觀測信號 . 3(5)ChipScope工作的流程 . 31)用核生成法啟動ChipScope pro core generato . 32)例化ICON核、ILA核和VIO核 . 33)引腳約束 . 44)進行綜合、下載。 . 45)啟動ChipScope Analyzer進行觀測 . 5六 設計結果 . 5(1)仿真結果 . 5(2)程序下載 . 5(3)用ChipScope觀測實驗,VIO核實時控制 . 6七 設計分析 . 7附連接例化后的代碼 . 8一

3、 設計原理七段數碼管的各數碼段分布及排序如圖1.1所示,每個數碼段通過限流電阻和譯碼開關(譯碼開關泛指能起到開關作用的器件,如三級管、集成電路、普通開關、接插件)相互并聯,然后與電源聯接,由譯碼開關譯碼,譯碼開關導通,表示與該譯碼開關相聯的數碼段顯示;譯碼開關關斷,表示與該譯碼開關相聯的數碼段不顯示,數碼段不同的顯示組合,就可顯示“09”10個阿拉伯數字。圖 1.1二 設計目的(1) 熟悉ISE9.1開發(fā)環(huán)境,掌握實驗流程。(2) 熟悉SEED-XDTK XUPV2Pro實驗環(huán)境。(3) 熟悉用ChipScope觀測信號。(4) 了解Verilog HDL語言在FPGA中的使用。(5) 了解七

4、段數碼管顯示譯碼器硬件語言實現。三 設計內容(1)根據設計流程將實驗在軟件和開發(fā)板上通過,進行仿真。(2)用ChipScope進行觀測信號。四 設計準備(1) 通過USB下載電纜將計算機USB口及XUPV2Pro板的J8連接好。(2)啟動計算機后,將XUPV2Pro實驗箱電源打開。觀察XUPV2Pro板上的+2.5V, +3.3V, +1.5V的電源指示燈是否均亮,若有不亮的,請斷開電源,檢查電源。五 設計框圖譯碼器設計流程如圖1.2所示。圖 1.21(1)設計輸入代碼(2)功能仿真在ISE9.1軟件中輸入七段數碼管的Verilog語言代碼,由Test Bench WaveForm添加激勵源,

5、進入測試波形編輯窗口,對輸入信號D3, D2, D1, D0進行編輯,這里依次取D3D2D1D0為0000, 0001, 0010, 0011,一直到1000,即對應十進制數的08,也可以隨便取值,這里只是為了方便觀察輸出結果,圖形如圖1.3所示。圖 1.3功能仿真波形如圖1.4所示。圖 1.4分析功能仿真波形,可以看出輸出對應的是0, 1, 2, 3, 4, 5, 6, 7, 8,說明輸出結果與輸入對應的是一致的,仿真結果正確。功能仿真之后進行綜合,觀察如圖1.5所示的RTC視圖。2圖 1.5(3)設計實現后下載碼流,將生成的decode4_7.bit文件下載到板卡上,如圖1.6所示。圖 1

6、.6(4)用ChipScope觀測信號。(5)ChipScope工作的流程。1)用核生成法啟動ChipScope pro core generator,如圖1.7所示。圖 1.72)例化ICON核、ILA核和VIO核,例化后的實驗代碼如圖1.8所示。3圖 1.83)引腳約束在進行此實驗時,只需要對時鐘信號進行約束,如圖1.9所示。圖 1.94)進行綜合、下載。45)啟動ChipScope Analyzer進行觀測,如圖1.10所示。圖 1.10六 設計結果(1)仿真結果如圖1.11所示,可以看出當輸入是0, 1, 2, 3, 4, 5, 6, 7, 8, 9時輸出對應的變化,仿真結果正確。圖

7、1.11(2)將程序下載到FPGA中后,運行正常,下載界面如圖1.12所示。5圖1.12下載成功后如圖1.13所示。圖 1.13(3)用ChipScope觀測實驗,VIO核實時控制。 當輸入0111時,顯示1110000;當輸入0011時,顯示1111001。顯示正確,如圖1.14所示。6圖 1.15七 設計分析本實驗的關鍵和難點是用ChipScope觀測信號,在用ChipScope觀測前要進行一些設置。由于實驗代碼中沒有時鐘信號,觀測前要在代碼中加入時鐘信號clk,要進行例化ICON核、ILA核和VIO核,還要設置信號的連接。連接例化的原理如圖1.16所示。圖 1.16ICON核是綜合控制器

8、內核,ILA核是邏輯分析內核,VIO核是虛擬輸入輸出核。將ILA模塊與所要檢測的信號相連,信號進入ILA模塊后,首先與匹配單元進行匹配,觸發(fā)條件和存儲限制條件是關于匹配單元的布爾組合,當觸發(fā)條件和存儲限制條件滿足時,數據捕獲控制器將控制數據捕獲存儲器執(zhí)行數據捕獲的任務,然后將捕獲到的信號通過ICON模塊和JTAG端口上傳上來。在設計中,所有的ChipScope內核都通過JTAG下載電纜用JTAG邊界掃描端口與主機相連,ICON內核可以提供FPGA的JTAG邊界掃描口和ILA之間的數據通道。ILA內核例化成邏輯分析模塊,用來監(jiān)視設計中的任何信號。因為ILA內核與所監(jiān)視的設計是同步的,所有用于設計

9、的約束都可用于ILA內核中的器件。VIO核是一個用戶化的核,能夠用來實時地監(jiān)視和驅動內部的FPGA信號,而且它不像ILA等核,對片上和片下的RAM沒有要求。7連接例化后的代碼如下:module decode 4_7(decodeout,clk); Output 6:0 decodeout;input clk;Reg 6:0 decodeout;Wire 3:0 indec;Wire 35:0 control0;Wire 35:0 control1;Wire 35:0 control1;Wire clk;Wire 31:0 date;Wire 1:0 trig0;Wire 1:0 trig1;W

10、ire 6:0 async_in;Wire 3:0 async_out;Assign trig0=indec 1:0;Assign trig1=indec 3:2;Assign async_in=decodeout; Assign indec=async_out;Always (indec)BeginCase(indec)/用case語句進行譯碼 4d0:decodeout=7b1111110; 4d1:decodeout=7b0110000; 4d2:decodeout=7b1101101; 4d3:decodeout=7b1111001; 4d4:decodeout=7b0110011;

11、4d5:decodeout=7b1011011; 4d6:decodeout=7b1011111; 4d7:decodeout=7b1111011; Default:decodeout=7bx;EndcaseEndIcon i_icon(.control0(control0), .control1(control1);Ila i_ila(.control0(control0), .clk(clk),.date(date),.trig0(trig0),8.trig1(trig0) );Vio i_vio(.control0(control0), .async_in(async_in),.async_out(async_out) );EndmoduleModule icon(control0,Control1);Out 35:0 control0; Out 35:0 control1; EndmoduleModule ila(control0,Clk,Date,trig0,Trig1);Input 35:0 control;

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論