數(shù)字電子技術視頻教案_第1頁
數(shù)字電子技術視頻教案_第2頁
數(shù)字電子技術視頻教案_第3頁
數(shù)字電子技術視頻教案_第4頁
數(shù)字電子技術視頻教案_第5頁
已閱讀5頁,還剩17頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、2022-3-71數(shù)字電子技術數(shù)字電子技術2022-3-725.3 計數(shù)器計數(shù)器在數(shù)字電路中,能夠記憶輸入脈沖個數(shù)的電路稱為計數(shù)器。計數(shù)器也稱分頻器 。利用分頻器 ,可以得到各種頻率的脈沖信號。數(shù)字系統(tǒng)經(jīng)常需要各種頻率的脈沖信號,因此需要各種各樣的計數(shù)器。2022-3-73計數(shù)器同步計數(shù)器異步計數(shù)器二進制計數(shù)器十進制計數(shù)器N進制計數(shù)器二進制計數(shù)器十進制計數(shù)器N進制計數(shù)器加法計數(shù)器減法計數(shù)器可逆計數(shù)器加法計數(shù)器減法計數(shù)器可逆計數(shù)器常用計數(shù)器的種類:2022-3-742022-3-75RDLDEPET0123DDDD0123QQQQ0123dddd0123dddd四位二進制同步加計數(shù)器四位二進制同

2、步加計數(shù)器74LS161的功能表的功能表清零預置使能 時鐘CP預置數(shù)據(jù)輸入輸 出0 0 0 0 010 110 保 持11 0 保 持111 1 累 加 計 數(shù)0123QQQQCO 由CO函數(shù)式可以看出,74161是四位二進制計數(shù)器5.3.1 四位四位 二進制計數(shù)器二進制計數(shù)器2022-3-76RDLDEPET0123DDDD0123QQQQ0123dddd0123dddd四位二進制同步加計數(shù)器四位二進制同步加計數(shù)器74LS163的功能表的功能表清零預置使能 時鐘CP預置數(shù)據(jù)輸入輸 出0 0 0 0 010 110 保 持11 0 保 持111 1 累 加 計 數(shù)0123QQQQCO 由CO函

3、數(shù)式可以看出,74163是四位二進制計數(shù)器2022-3-77 (a) 引腳排列圖 16 15 14 13 12 11 10 9 74LS161/163 1 2 3 4 5 6 7 8 VCC CO Q0 Q1 Q2 Q3 ET LD RDCP D0 D1 D2 D3 EP GND 74LS161/163的管腳排列圖和邏輯符號的管腳排列圖和邏輯符號 74LS161/163 Q3 Q2 Q1 Q0 D3 D2 D1 D0 ET EP RD LD CP CO 2022-3-785.3.2 N進制計數(shù)器進制計數(shù)器 利用集成計數(shù)器的清零端和置數(shù)端實現(xiàn)歸零,從而構成按自然態(tài)序進行計數(shù)的N進制計數(shù)器的方法。

4、 集成計數(shù)器有很多種。其中清零、置數(shù)均采用同步方式的有74LS163;均采用異步方式的有74LS193、74LS197、74LS192;清零采用異步方式、置數(shù)采用同步方式的有74LS161、74LS160;有的只具有異步清零功能,如CC4520、74LS190、74LS191;74LS90則具有異步清零和異步置9功能。2022-3-79一、用同步清零端或置數(shù)端歸零構成一、用同步清零端或置數(shù)端歸零構成N進制計數(shù)器進制計數(shù)器(1)作出N進制計數(shù)器狀態(tài)圖。(2)求歸零邏輯,即求同步清零端或置數(shù)控制端信號的邏輯表達式。(3)畫邏輯電路圖。0000000100100011Q0Q2Q1Q310011000

5、011101101011101001000101(1)作出狀態(tài)圖。(2)求歸零邏輯。采用同步置數(shù)端歸零。CPQ2Q3Q1Q0用74161設計一個十二進制計數(shù)器,要求按自然態(tài)序計數(shù)。LD013QQQLD 2022-3-710用同步置數(shù)端歸零構成一個十二進制計數(shù)器。D0D3必須都接必須都接0 & 1 1 74LS161 Q3 Q2 Q1 Q0 D3 D2 D1 D0 CO LD CR ET EP CP 013QQQLD (3)根據(jù)畫邏輯電路圖。2022-3-7112 2、用異步清零端或置數(shù)端歸零構成、用異步清零端或置數(shù)端歸零構成N進置計數(shù)器進置計數(shù)器(1)作出N進制計數(shù)器狀態(tài)圖。(2)求歸

6、零邏輯,即求異步清零端或置數(shù)控制端信號的邏輯表達式。(3)畫邏輯電路圖。0000000100100011Q0Q2Q1Q310011000011101101011101001000101(1)作出狀態(tài)圖。110023QQCR (2)求歸零邏輯。過渡狀態(tài)2022-3-712用異步清零端歸零構成一個十二進制計數(shù)器。D0D3可隨意處理可隨意處理 & 1 1 Q3 Q2 Q1 Q0 D3 D2 D1 D0 ET EP CP CO LD CR CP 74LS161 23QQCR 畫邏輯電路圖。(3)根據(jù)CPQ2Q3Q1Q0CR瞬間清零信號 不夠可靠2022-3-7133 3、提高歸零可靠性的方法、

7、提高歸零可靠性的方法 & 1 1 & & Q Q 74LS161 Q3 Q2 Q1 Q0 D3 D2 D1 D0 ET EP CP CO LD CR S R CP 利用一個基本 RS 觸發(fā)器將CR暫存一下,從而 保證歸零信號有足夠的作用時間,使計數(shù)器能夠可靠歸零。 2022-3-714CPQ2Q3Q1Q0CRQCR 23QQS CPR 1tt 當時123 QQ1CP023QQS1CPR0Q1Q00123QQQQ123QQS1CPR1t2t123QQS0 CPR1Q0Q123QQS1 CPR1Q0Q0Q21 ttt 2022-3-715分析下圖所示電路功能。 &

8、1 1 Q3 Q2 Q1 Q0 D3 D2 D1 D0 ET EP CP CO LD CR CP 74LS163 例23QQCR 0000000100100011Q0Q2Q1Q310011000011101101011101001000101(2)作出狀態(tài)圖。(1)寫出清零輸入函數(shù)表達式。1100CPQ2Q3Q1Q0CR1t2t2022-3-716例:用74LS161構成一個十二進制計數(shù)器。 要求按8421BCD碼計數(shù)。 Q3 Q2 Q1 Q0 D3 D2 D1 D0 ET EP CP CO LD CR 74LS161 Q3 Q2 Q1 Q0 D3 D2 D1 D0 ET EP CP CO L

9、D CR 74LS161 &1&11CP2022-3-717例:用74LS161構成一個二十四進制計數(shù)器。 要求按8421BCD碼計數(shù)。 Q3 Q2 Q1 Q0 D3 D2 D1 D0 ET EP CP CO LD CR 74LS161 Q3 Q2 Q1 Q0 D3 D2 D1 D0 ET EP CP CO LD CR 74LS161 &1&11CP2022-3-718例:用74LS161構成一個二十四進制計數(shù)器。 要求按自然二進制碼計數(shù)。 Q3 Q2 Q1 Q0 D3 D2 D1 D0 ET EP CP CO LD CR 74LS161 Q3 Q2 Q1 Q0

10、 D3 D2 D1 D0 ET EP CP CO LD CR 74LS161 &11CP(24) 10 = (11000) 2134QQCR 01234 Q QQQQ2022-3-7190 0(CO1=0) 74LS161(2) ET EP CP 1 Q7 Q6 Q5 Q4 CO LD CR 1 74LS161(1) ET EP CP 1 CO LD CR 1 74LS161(0) Q3 Q2 Q1 Q0 ET EP CP 1 D3 D2 D1 D0 CO LD CR 1 1 Q3 Q2 Q1 Q0 Q3 Q2 Q1 Q0 Q11 Q10 Q9 Q8 CP Q3 Q2 Q1 Q0 D3

11、 D2 D1 D0 D3 D2 D1 D0 CO1 CO0 0 1(CO1=0) 01 2 F (CO0=1) 0 2(CO1=0) 01 2 F (CO0=1) 0 F(CO1=1) 01 2 F (CO0=1) 1 0(CO1=1) 01 2 F (CO0=1)01 2 F (CO0=1) 2022-3-720CRLDUCPDCP0123DDDD0123QQQQ0123dddd0123dddd74LS193的功能表清零預置時 鐘預置數(shù)據(jù)輸入輸 出1 0 0 0 000 01 1 加計數(shù)01 1 減計數(shù), UCPQQQQCO0123DCPQQQQBO01232022-3-7214位集成二進制

12、同步可逆計數(shù)器位集成二進制同步可逆計數(shù)器74LS193 74LS193 Q3 Q2 Q1 Q0 (b) 邏輯功能示意圖 (a) 引腳排列圖 16 15 14 13 12 11 10 9 74LS193 1 2 3 4 5 6 7 8 VCC D0 CR CO BO LD D2 D3 D1 Q1 Q0 CPD CPU Q2 Q3 GND D3 D2 D1 D0 CR CPU CPD BO CO LD CR是異步清零端,高電平有效;LD是異步置數(shù)端,低電平有效;CPU是加法計數(shù)脈沖輸入端;CPD是減法計數(shù)脈沖輸入端; D0D3是并行數(shù)據(jù)輸入端;Q0Q3是計數(shù)器狀態(tài)輸出端; CO是進位脈沖輸出端;BO是借位脈沖輸出端;多個74LS193級聯(lián)時,只要把低位的CO端、BO端分別與高位的CPU、CPD連接起來,各個芯片的CR端連接在一起,LD端連接在一起,就可以了。2022-3-722本節(jié)小結:計數(shù)器是一種應用十分廣泛的時序電路,除計數(shù)器是一種應用十分廣泛的時序電路,除用于計數(shù)、分頻外,還廣泛用于數(shù)字測量、運算用于計數(shù)、分頻外,還廣泛用于數(shù)字測量、運算和控制,從小型數(shù)字儀表,到大型數(shù)字電子計算和控制,從小型數(shù)字儀表,到大型數(shù)字電子計算機,幾乎無所不在,是任何現(xiàn)代數(shù)字系統(tǒng)中不可機,幾乎無所不在,是任

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論