




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
1、第二章第二章 微處理器系統(tǒng)結(jié)構(gòu)微處理器系統(tǒng)結(jié)構(gòu)2.1 微處理器基本功能和結(jié)構(gòu)微處理器基本功能和結(jié)構(gòu)2.2 微處理器主要性能指標微處理器主要性能指標2.3 INTEL8086/8088微處理器微處理器2.4 8086/8088微處理器基本時序微處理器基本時序2.5 INTEL80X86微處理器微處理器2.6 80X86 32位編程結(jié)構(gòu)位編程結(jié)構(gòu)*2.1 微處理器基本功能和結(jié)構(gòu)微處理器基本功能和結(jié)構(gòu) 微處理器是微型計算機的核心部件,也稱為中微處理器是微型計算機的核心部件,也稱為中央處理單元,簡稱央處理單元,簡稱CPU(Central Processing Unit)。)。它負責微型計算機中各部件的
2、協(xié)調(diào),完成指令的執(zhí)它負責微型計算機中各部件的協(xié)調(diào),完成指令的執(zhí)行和數(shù)據(jù)處理工作。其行和數(shù)據(jù)處理工作。其主要功能主要功能包括:包括:指令控制指令控制:指令執(zhí)行順序:指令執(zhí)行順序操作控制操作控制:各部件功能協(xié)調(diào):各部件功能協(xié)調(diào)時時序序控制控制:各信號時序:各信號時序數(shù)據(jù)加工數(shù)據(jù)加工:算術:算術/邏輯運算邏輯運算微處理器基本結(jié)構(gòu)微處理器基本結(jié)構(gòu) 微處理器基本結(jié)構(gòu)包括控制器、運算器、寄存器微處理器基本結(jié)構(gòu)包括控制器、運算器、寄存器組等部件。組等部件。運算器運算器ALU(Arithmetic Logic Unit):計算機的核心功能:計算機的核心功能部件,主要負責算術、邏輯運算等數(shù)據(jù)加工功能。部件,主要
3、負責算術、邏輯運算等數(shù)據(jù)加工功能??刂破骺刂破鰿U(Control Unit):計算機的指揮控制中心,負責:計算機的指揮控制中心,負責按照一定順序自動讀取程序中的指令,將指令譯碼后產(chǎn)生相按照一定順序自動讀取程序中的指令,將指令譯碼后產(chǎn)生相應控制信號,控制各部件協(xié)同工作。應控制信號,控制各部件協(xié)同工作。寄存器組寄存器組RS(Register Set):是:是CPU中暫存數(shù)據(jù)和指令的中暫存數(shù)據(jù)和指令的邏輯部件,用于臨時存放數(shù)據(jù)或地址。邏輯部件,用于臨時存放數(shù)據(jù)或地址。除此以外,微處理器常常還包括一定的高速緩存部件。除此以外,微處理器常常還包括一定的高速緩存部件。2.2 微處理器的主要性能指標微處理
4、器的主要性能指標微處理器的性能對微型計算機系統(tǒng)起著舉足輕重的影響,微處理器的性能對微型計算機系統(tǒng)起著舉足輕重的影響,微型計算機的很多性能指標都與微處理器性能直接相關。微型計算機的很多性能指標都與微處理器性能直接相關。 微處理器的主要性能指標包括:微處理器的主要性能指標包括:u工作頻率工作頻率u處理器字長處理器字長u前端總線速度前端總線速度u地址總線寬度地址總線寬度u數(shù)據(jù)總線寬度數(shù)據(jù)總線寬度u高速緩沖容量和級數(shù)高速緩沖容量和級數(shù)u生產(chǎn)工藝等生產(chǎn)工藝等工作頻率工作頻率:包括主頻、外頻、倍頻。包括主頻、外頻、倍頻。主頻主頻是微處理器的工作是微處理器的工作頻率,反映微處理器工作節(jié)奏的快慢;頻率,反映微
5、處理器工作節(jié)奏的快慢;外頻外頻是指系統(tǒng)總線的是指系統(tǒng)總線的工作頻率,它反映外部設備的工作速度;工作頻率,它反映外部設備的工作速度;倍頻倍頻是指微處理器是指微處理器工作頻率對系統(tǒng)總線工作頻率的倍數(shù)。三者之間的關系可以工作頻率對系統(tǒng)總線工作頻率的倍數(shù)。三者之間的關系可以用下式表示:用下式表示: 主頻外頻倍頻主頻外頻倍頻處理器字長處理器字長:反映微處理器單次數(shù)據(jù)處理能力,字長越長表反映微處理器單次數(shù)據(jù)處理能力,字長越長表示單次處理數(shù)據(jù)能力越強。示單次處理數(shù)據(jù)能力越強。前端總線速度前端總線速度(FSB):前端總線指主板芯片組中的北橋芯前端總線指主板芯片組中的北橋芯片與片與CPU之間傳輸數(shù)據(jù)的通道,因此
6、也稱為之間傳輸數(shù)據(jù)的通道,因此也稱為CPU的外部總線。的外部總線。 它反映它反映CPU與內(nèi)存和顯示部件之間交換數(shù)據(jù)的能力,前端總與內(nèi)存和顯示部件之間交換數(shù)據(jù)的能力,前端總線速度越快,線速度越快,CPU與外界交換信息的能力越好,有利于提高與外界交換信息的能力越好,有利于提高整體處理速度。整體處理速度。地址總線寬度:地址總線寬度:描述微處理器可以訪問物理存儲空間的重要指標。微處描述微處理器可以訪問物理存儲空間的重要指標。微處理器通過地址總線表達其訪問數(shù)據(jù)所在的地址,地址總線越多則表示該理器通過地址總線表達其訪問數(shù)據(jù)所在的地址,地址總線越多則表示該微處理器可以給出的物理地址數(shù)越多,可以連接的物理內(nèi)存
7、就越大。微處理器可以給出的物理地址數(shù)越多,可以連接的物理內(nèi)存就越大。 數(shù)據(jù)總線寬度:數(shù)據(jù)總線寬度:描述微處理器與外界交換數(shù)據(jù)能力的一個重要指標。微描述微處理器與外界交換數(shù)據(jù)能力的一個重要指標。微處理器每一根數(shù)據(jù)線表示一個比特數(shù)據(jù),數(shù)據(jù)線越多則表示每一次與外處理器每一根數(shù)據(jù)線表示一個比特數(shù)據(jù),數(shù)據(jù)線越多則表示每一次與外界交換的數(shù)據(jù)位數(shù)就越多,相對交換速度就越快。界交換的數(shù)據(jù)位數(shù)就越多,相對交換速度就越快。高速緩高速緩存存容量和級數(shù):容量和級數(shù):高速緩存(高速緩存(Cache)是設置在微處理器內(nèi)部的一)是設置在微處理器內(nèi)部的一種存儲器。由于其存取速度要比內(nèi)存高一個數(shù)量級,可以達到與微處理種存儲器。
8、由于其存取速度要比內(nèi)存高一個數(shù)量級,可以達到與微處理器部件同頻的工作速度,因此利用高速緩存可以提高處理器的工作效率。器部件同頻的工作速度,因此利用高速緩存可以提高處理器的工作效率。Cache根據(jù)速度和位置不同可分根據(jù)速度和位置不同可分一級(一級(L1)、)、兩級兩級(L2)或三級或三級(L3)。生產(chǎn)工藝:生產(chǎn)工藝:不同的生產(chǎn)工藝對不同的生產(chǎn)工藝對CPU的功耗和工作頻率有較大影響,生產(chǎn)的功耗和工作頻率有較大影響,生產(chǎn)工藝越先進工藝越先進CPU功耗越低,工作頻率越高功耗越低,工作頻率越高。其它性能指標:其它性能指標:包括特殊指令擴展、超線程、流水線、亂序執(zhí)行、動態(tài)包括特殊指令擴展、超線程、流水線、
9、亂序執(zhí)行、動態(tài)執(zhí)行,以及新一代執(zhí)行,以及新一代CPU的雙核、多核技術等體系結(jié)構(gòu)方面的技術。而且的雙核、多核技術等體系結(jié)構(gòu)方面的技術。而且體系結(jié)構(gòu)對現(xiàn)代微處理器性能的影響已經(jīng)超過制造工藝對計算機性能的體系結(jié)構(gòu)對現(xiàn)代微處理器性能的影響已經(jīng)超過制造工藝對計算機性能的影響,成為現(xiàn)代微處理器設計的重要技術指標。影響,成為現(xiàn)代微處理器設計的重要技術指標。2.3 INTEL8086/8088微處理器微處理器2.3.1 Intel 8086/8088 CPU的基本特點的基本特點基本性能:基本性能:工作頻率:工作頻率:510MHz字長:字長:16位位地址總線寬度:地址總線寬度:20位位數(shù)據(jù)總線寬度:數(shù)據(jù)總線寬度
10、:16位(位(8086),),8位(位(8088)生產(chǎn)工藝:生產(chǎn)工藝:3m,2.9萬個晶體管萬個晶體管工作電壓:工作電壓:5V封裝:封裝:40腳,雙列直插式腳,雙列直插式(DIP)l 將取指令部件與執(zhí)行指令部件將取指令部件與執(zhí)行指令部件分開分開,使它們可以并行工,使它們可以并行工作,從而實現(xiàn)并行流水線,提高系統(tǒng)運行速度;作,從而實現(xiàn)并行流水線,提高系統(tǒng)運行速度;l 對內(nèi)存空間對內(nèi)存空間分段管理分段管理,利用,利用16位段基址和位段基址和16位段內(nèi)偏移位段內(nèi)偏移地址實現(xiàn)對地址實現(xiàn)對1MB空間的尋址;空間的尋址;l 設有設有兩種兩種工作模式,分別支持單處理器工作和多處理器工作模式,分別支持單處理器
11、工作和多處理器工作;工作;l 基本指令執(zhí)行時間為基本指令執(zhí)行時間為0.3s0.6s。主要特點:主要特點:2.3.2 8086/8088微處理器組成結(jié)構(gòu)微處理器組成結(jié)構(gòu)由兩個功能部件構(gòu)成:由兩個功能部件構(gòu)成:n執(zhí)行部件執(zhí)行部件EU(Execution Unit ),主要實現(xiàn)指),主要實現(xiàn)指令和數(shù)據(jù)處理功能令和數(shù)據(jù)處理功能n總線接口部件總線接口部件BIU(Bus Interface Unit ),主要),主要實現(xiàn)與外界交換數(shù)據(jù)的功能實現(xiàn)與外界交換數(shù)據(jù)的功能執(zhí)行部件執(zhí)行部件EU、總線接口部件、總線接口部件BIU。AH ALBH BLCH CLDH DLSPBPSIDICSDSSSESIP1 2465
12、3標志寄存器標志寄存器總線總線控制控制邏輯邏輯指令隊列指令隊列EU控控制制ALU地址加法器地址加法器BIU單元單元EU單元單元AXBXCXDX內(nèi)存內(nèi)存接口接口n算術邏輯單元(算術邏輯單元(ALU):用于算術、邏輯運算功能。):用于算術、邏輯運算功能。n標志寄存器標志寄存器FLAG:用于存放一個:用于存放一個CPU的狀態(tài)或控制標志。的狀態(tài)或控制標志。反映反映CPU最近一次運算結(jié)果的一些狀況。最近一次運算結(jié)果的一些狀況。n數(shù)據(jù)暫存寄存器:協(xié)助數(shù)據(jù)暫存寄存器:協(xié)助ALU完成運算,暫存參加運算的數(shù)據(jù)完成運算,暫存參加運算的數(shù)據(jù),如從內(nèi)存讀入的數(shù)據(jù)。如從內(nèi)存讀入的數(shù)據(jù)。n通用寄存器:用于存放參與運算的數(shù)
13、據(jù)或數(shù)據(jù)在內(nèi)存中的偏通用寄存器:用于存放參與運算的數(shù)據(jù)或數(shù)據(jù)在內(nèi)存中的偏移地址。移地址。nEU控制電路:負責接收從控制電路:負責接收從BIU指令隊列中取來的指令,經(jīng)指令隊列中取來的指令,經(jīng)指令譯碼后形成定時控制信號,對指令譯碼后形成定時控制信號,對EU各部件實現(xiàn)特定的控各部件實現(xiàn)特定的控制操作。制操作。 EU中各部件功能如下:中各部件功能如下:n指令隊列緩沖器:存放最多指令隊列緩沖器:存放最多6字節(jié)的指令,按字節(jié)的指令,按“先進先出先進先出”原原則進行存取操作。則進行存取操作。n地址加法器:完成地址加法器:完成20位物理地址計算。位物理地址計算。n段地址寄存器:用于存放段的基地址值。段地址寄存
14、器:用于存放段的基地址值。n指令指針寄存器指令指針寄存器IP:指令指針寄存器用于存放:指令指針寄存器用于存放BIU要取出要取出的下一條指令的偏移地址。的下一條指令的偏移地址。n總線控制電路與內(nèi)部通信寄存器:總線控制電路用于產(chǎn)生總線控制電路與內(nèi)部通信寄存器:總線控制電路用于產(chǎn)生外部總線操作時的相關控制信號;內(nèi)部通信寄存器用于暫外部總線操作時的相關控制信號;內(nèi)部通信寄存器用于暫存總線接口單元存總線接口單元BIU與執(zhí)行單元與執(zhí)行單元EU之間交換的信息。之間交換的信息。BIU中各部件的功能如下:中各部件的功能如下:EU與與BIU并行執(zhí)行的優(yōu)勢并行執(zhí)行的優(yōu)勢 假設計算機處理數(shù)據(jù)的過程簡化為假設計算機處理
15、數(shù)據(jù)的過程簡化為取指取指和和執(zhí)行執(zhí)行兩個步驟組成,如果微處理器只有一個功能部件,兩個步驟組成,如果微處理器只有一個功能部件,則完成一系列指令的過程可描述如下:則完成一系列指令的過程可描述如下: 如果將微處理器的功能分為如果將微處理器的功能分為EU和和BIU兩個部件,分別完成兩個部件,分別完成取指令和執(zhí)行指令的操作,雖然單個指令仍然需要取指令再執(zhí)取指令和執(zhí)行指令的操作,雖然單個指令仍然需要取指令再執(zhí)行,但從而指令流角度看,取指令和執(zhí)行指令可以同時進行行,但從而指令流角度看,取指令和執(zhí)行指令可以同時進行 : 很顯然,采用兩個功能部件獨立運行時,效率很顯然,采用兩個功能部件獨立運行時,效率比單個部件
16、提高了近一倍!比單個部件提高了近一倍!2.3.3 8086/8088微處理器的寄存器結(jié)構(gòu)微處理器的寄存器結(jié)構(gòu)1. 通用寄存器通用寄存器 8086微處理器中微處理器中有有8個通用寄存器個通用寄存器,每個寄存器長度為每個寄存器長度為16位,用于存放數(shù)據(jù)或地址位,用于存放數(shù)據(jù)或地址,8個通用寄存器分別是個通用寄存器分別是: 累加器累加器AX(AHAL)Accumulator 基址寄存器基址寄存器BX(BHBL)Base 計數(shù)寄存器計數(shù)寄存器CX(CHCL)Counter 數(shù)據(jù)寄存器數(shù)據(jù)寄存器DX(DHDL)Data 堆棧指針寄存器堆棧指針寄存器SPStack Pointer 基址指針寄存器基址指針寄
17、存器BPBase Pointer 源變址寄存器源變址寄存器SISource Index 目的變址寄存器目的變址寄存器DIDestination Index2. 段寄存器段寄存器 8086具有具有20位地址線,可以尋址位地址線,可以尋址1MB的存儲空間,但在的存儲空間,但在8086微處理器中所有寄存器都只有微處理器中所有寄存器都只有16位長,也就不可能從寄存位長,也就不可能從寄存器中直接得到器中直接得到20位的地址。因此位的地址。因此8086采用了分段式的管理模式采用了分段式的管理模式管理存儲空間。管理存儲空間。 分段地址采用分段地址采用“16位段地址位段地址:16位偏移位偏移量量”的模式表示一
18、個的模式表示一個20位的地址位的地址,存放段地址的寄存器稱為段寄存器,存放段地址的寄存器稱為段寄存器,8086中有中有4個段寄存器個段寄存器:代碼段寄存器代碼段寄存器CSCode Segment數(shù)據(jù)段寄存器數(shù)據(jù)段寄存器DSData Segment堆棧段寄存器堆棧段寄存器SSStack Segment附加段寄存器附加段寄存器ESExtra Segment8086存儲器的分段管理存儲器的分段管理存存儲儲器的器的物理地址物理地址 8086 8086微處理器以字節(jié)為最小基本存儲單元進行順序編址。微處理器以字節(jié)為最小基本存儲單元進行順序編址。地址共有地址共有2020位位,即可以訪問,即可以訪問1M1M個
19、地址空間個地址空間(2(22020=1024K=1M),=1024K=1M),其地址編號從其地址編號從00000H00000H到到FFFFFHFFFFFH,稱為,稱為物理地址物理地址。存存儲儲器的器的邏輯地址邏輯地址 為了便于使用和管理,為了便于使用和管理,80868086微處理器的微處理器的1M1M地址空間,被地址空間,被分為若干段,每一段是一個小于等于分為若干段,每一段是一個小于等于2 21616=64K=64K的連續(xù)存儲空間。的連續(xù)存儲空間。采用采用段地址:偏移地址段地址:偏移地址的方式表示,稱為的方式表示,稱為邏輯地址邏輯地址。 如,邏輯地址如,邏輯地址2000H:2000H:0 01
20、00H100H 邏輯地址中邏輯地址中段地址段地址表示段的起始地址,是該段的最低地址。表示段的起始地址,是該段的最低地址。而而偏移地址偏移地址表示相對于起始地址的表示相對于起始地址的距離距離。 8086同時可有同時可有4個段被激活(稱當前段)。個段被激活(稱當前段)。它們是它們是代碼段代碼段、數(shù)據(jù)段數(shù)據(jù)段、堆棧段堆棧段、附加段附加段。其。其段地址分別保存于段地址分別保存于CS,DS,SS,ES中。中。分段要求:分段要求:1保持保持16個字節(jié)或其整數(shù)倍為段地址間距。個字節(jié)或其整數(shù)倍為段地址間距。216位段寄存器表示段基址。段寄存器加位段寄存器表示段基址。段寄存器加1實際上存儲器地址加實際上存儲器地
21、址加16。3段可連續(xù)、分散、重迭。段可連續(xù)、分散、重迭。代碼段代碼段00000H00001HFFFFFHFFFFEH數(shù)據(jù)段數(shù)據(jù)段堆棧段堆棧段附加段附加段CSESSSDS可以表可以表示示為為0100H:0023HPA= 0100H10H+0023H =01023H偏移偏移23H偏移偏移03H也可表也可表示示為為0102H:0003HPA= 0102H10H+0003H =01023H00000H00001HFFFFFHFFFFEHXX01023H01000H01001H01002H01022H01021H01020H0100H:0000H0102H:0000H0102H:0001H0100H:0
22、001H【例例】對于物理地址對于物理地址01023H單元單元 邏輯地址(邏輯地址(LA)與物理地址()與物理地址(PA)的轉(zhuǎn)換需要作如下計算:)的轉(zhuǎn)換需要作如下計算: 20位物理地址位物理地址(PA)=(16位段地址位段地址)16(16位位偏移地址偏移地址)3控制寄存器控制寄存器 8086微處理器中有微處理器中有2個用于控制目的的寄存器,一個是個用于控制目的的寄存器,一個是指令指針寄存器指令指針寄存器IP(Instruction Pointer),另一個是標志寄,另一個是標志寄存器存器FLAG(PSW,Program Status Word)。u IP用于保存微處理器下一條待執(zhí)行指令用于保存微
23、處理器下一條待執(zhí)行指令的的地址地址(偏移偏移量)量)u 標志寄存器標志寄存器FLAG保存了兩組狀態(tài)信息,一組是微處理保存了兩組狀態(tài)信息,一組是微處理器當前的器當前的運行運行狀態(tài)稱為狀態(tài)稱為控制標志控制標志;另一組是微處理器執(zhí)行;另一組是微處理器執(zhí)行上一條指令后的結(jié)果信息,稱為上一條指令后的結(jié)果信息,稱為狀態(tài)標志狀態(tài)標志。TF DF IF OF SF ZF AF PF CF控制標志控制標志狀態(tài)標志狀態(tài)標志跟跟蹤蹤狀態(tài)標志:狀態(tài)標志:標示標示CPUCPU運運行結(jié)果的狀態(tài)。結(jié)果為行結(jié)果的狀態(tài)。結(jié)果為零、為負、產(chǎn)生進位或零、為負、產(chǎn)生進位或借位等。借位等。半進位半進位奇偶奇偶進位進位零零符號符號溢出溢
24、出中斷中斷方向方向控制標志:控制標志:控制控制CPUCPU的運行狀態(tài)。的運行狀態(tài)。Vcc40AD1539A16/S338A17/S4373635BHE/S73433323130292827DEN(S0)26ALE(QS0)252423READY22RESET21A18/S5A19/S61234567891011121314151617181920MN/MXRDHLDA(RQ/GT1)HOLD(RQ/GT0)WR(LOCK)M/IO(S2)TESTINTA(QS1)DT/R(S1)AD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0GNDNMIIN
25、TRCLKGND8086CPU2.3.4 8086微處理器的引腳及功能微處理器的引腳及功能 1、地址、地址總總線和數(shù)據(jù)總線線和數(shù)據(jù)總線 (1) AD0 AD15地址數(shù)據(jù)線地址數(shù)據(jù)線 T1:為地址線,:為地址線,A0A15單向輸出三態(tài)單向輸出三態(tài) T2T4:為數(shù)據(jù)線雙向三態(tài),:為數(shù)據(jù)線雙向三態(tài),D0 D15(2)A19/S6A16/S3地址地址/狀態(tài)線,狀態(tài)線,單向三態(tài)單向三態(tài) BHE/S7(3)2、控制總線、控制總線Vcc40AD1539A16/S338A17/S4373635BHE/S73433323130292827DEN(S0)26ALE(QS0)252423READY22RESET21
26、A18/S5A19/S61234567891011121314151617181920MN/MXRDHLDA(RQ/GT1)HOLD(RQ/GT0)WR(LOCK)M/IO(S2)TESTINTA(QS1)DT/R(S1)AD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0GNDNMIINTRCLKGND8086CPUMN/MX=0,最大工作模式最大工作模式 =1,最小工作模式最小工作模式 (1)MN/MX工作工作模式信號模式信號(2)NMI ,不可屏蔽中斷不可屏蔽中斷, 單向、單向、輸輸入入CPU不可以進行屏蔽。執(zhí)行完本條指令不可以進行屏蔽。執(zhí)
27、行完本條指令后控制轉(zhuǎn)移到中斷服務程序。(如掉電后控制轉(zhuǎn)移到中斷服務程序。(如掉電等特殊情況)等特殊情況)(3)INTR,可屏蔽中斷可屏蔽中斷, 單向單向、輸入、輸入。只有當只有當IF=1時外設的中斷請求才可能時外設的中斷請求才可能被響應。當被響應。當IF=0時所有的中斷申請均時所有的中斷申請均不能響應。不能響應。M/IOM/IO=0,選擇選擇I/O端口端口=1,選擇選擇存存儲儲器器存儲器、存儲器、I/O端口選擇信號,端口選擇信號,單向單向,輸出輸出(4)讀操作有效信號,讀操作有效信號,單向、輸出單向、輸出M/IO配合配合完成完成MEM和和I/O讀操作讀操作RD(5)=0,讀讀I/O端口端口=0
28、,讀存讀存儲儲器器RDRDM/IO=0=1與與(6)CLK 主時鐘引入線主時鐘引入線4.77M10M為為8088和和8086的主時鐘。的主時鐘。(7)RESET復位信號,單向、輸入復位信號,單向、輸入(8)READY準備好信號,單向、輸入準備好信號,單向、輸入Vcc40AD1539A16/S338A17/S4373635BHE/S73433323130292827DEN(S0)26ALE(QS0)252423READY22RESET21A18/S5A19/S61234567891011121314151617181920MN/MXRDHLDA(RQ/GT1)HOLD(RQ/GT0)WR(LOC
29、K)M/IO(S2)TESTINTA(QS1)DT/R(S1)AD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0GNDNMIINTRCLKGND8086CPU(10)GND、VCC VCC=+5V,GND=0V 電源的正負極。電源的正負極。最小工作模式下的控制信號最小工作模式下的控制信號: TEST測試信號,單向、輸入。測試信號,單向、輸入。 (9)=0,寫寫I/O端口端口=0,寫,寫存存儲儲器器WRWRM/IO=0=1寫操作有效信號,寫操作有效信號,單向、輸出單向、輸出M/IO配合配合完成完成MEM和和I/O寫寫操作操作WR(11)與與INT
30、A(12)可屏蔽中斷應答信號可屏蔽中斷應答信號,單向單向、輸輸出出(13)ALE 地址鎖存信號地址鎖存信號 ,單向,輸出。單向,輸出。 T1 : 鎖存鎖存AD0AD15上的地址信號,經(jīng)上的地址信號,經(jīng)鎖存器得到鎖存器得到A0A19地址總線。地址總線。 Vcc40AD1539A16/S338A17/S4373635BHE/S73433323130292827DEN(S0)26ALE(QS0)252423READY22RESET21A18/S5A19/S61234567891011121314151617181920MN/MXRDHLDA(RQ/GT1)HOLD(RQ/GT0)WR(LOCK)M/
31、IO(S2)TESTINTA(QS1)DT/R(S1)AD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0GNDNMIINTRCLKGND8086CPUDEN(14)數(shù)據(jù)允許數(shù)據(jù)允許 ,單向,輸出。,單向,輸出。 數(shù)據(jù)接收數(shù)據(jù)接收,外部至外部至CPU數(shù)據(jù)發(fā)送數(shù)據(jù)發(fā)送,CPU至外部至外部 DT/R=0=1數(shù)據(jù)收發(fā)信號數(shù)據(jù)收發(fā)信號 ,單向,輸出。,單向,輸出。(15)DT/R(16)HOLD總線請求,單向、總線請求,單向、輸入輸入。 總線請求部件發(fā)出總線請求部件發(fā)出HOLD=1,產(chǎn)生,產(chǎn)生一個總線請求。一個總線請求。(17)HLDA總線應答,單向、總
32、線應答,單向、輸出輸出。Vcc40AD1539A16/S338A17/S4373635BHE/S73433323130292827DEN(S0)26ALE(QS0)252423READY22RESET21A18/S5A19/S61234567891011121314151617181920MN/MXRDHLDA(RQ/GT1)HOLD(RQ/GT0)WR(LOCK)M/IO(S2)TESTINTA(QS1)DT/R(S1)AD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0GNDNMIINTRCLKGND8086CPU最大工作模式下的控制信號最大
33、工作模式下的控制信號: (1)QS0、QS1,指令隊列狀,指令隊列狀態(tài),單向、輸出。態(tài),單向、輸出。QS1 QS0 0 0 無操作無操作 0 1 第一字節(jié)第一字節(jié) 1 0 隊列空隊列空 1 1 后續(xù)字節(jié)后續(xù)字節(jié)Vcc40AD1539A16/S338A17/S4373635BHE/S73433323130292827DEN(S0)26ALE(QS0)252423READY22RESET21A18/S5A19/S61234567891011121314151617181920MN/MXRDHLDA(RQ/GT1)HOLD(RQ/GT0)WR(LOCK)M/IO(S2)TESTINTA(QS1)DT
34、/R(S1)AD14AD13AD12AD11AD10AD9AD8AD7AD6AD5AD4AD3AD2AD1AD0GNDNMIINTRCLKGND8086CPU(2)機器周期狀態(tài),輸出機器周期狀態(tài),輸出,三態(tài)三態(tài)S2、S1、S0 提供當前總線機器狀態(tài)信號作為提供當前總線機器狀態(tài)信號作為8288的輸入信號編碼,由的輸入信號編碼,由8288輸出控制信號輸出控制信號 0 0 0 中斷響應中斷響應 0 0 1 讀讀I/O 0 1 0 寫寫I/O 0 1 1 暫停暫停 1 0 0 取指取指 1 0 1 讀存儲器讀存儲器 1 1 0 寫存儲器寫存儲器 1 1 1 無效無效S2 S1 S0Vcc40AD1539A16/S338A17/S4373635BHE/S73433323130292827DEN(S0)26ALE(QS0)252423READY22RESET21A18/S5A19/S6123456
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 公司新年企劃活動方案
- 公司百人旅游活動方案
- 公司組織小活動方案
- 公司百家講壇活動方案
- 公司游泳買票活動方案
- 公司組織抓鵝活動方案
- 公司組織集體洗腳活動方案
- 公司盛大年會策劃方案
- 公司活動現(xiàn)場策劃方案
- 公司活動策劃方案
- 電子政務內(nèi)網(wǎng)機房運維管理制度
- 2025年北京高考化學試卷試題真題及答案詳解(精校打印版)
- 陜西省專業(yè)技術人員繼續(xù)教育2025公需課《黨的二十屆三中全會精神解讀與高質(zhì)量發(fā)展》20學時題庫及答案
- 福利院財務管理制度
- 2025至2030中國汽車輪轂行業(yè)發(fā)展分析及發(fā)展前景與投資報告
- 郴州市2025年中考第二次模考歷史試卷
- 2025年供應鏈管理考試題及答案
- 2024-2025學年人教版數(shù)學五年級下學期期末試卷(含答案)
- 食用薄荷介紹課件
- 美容院和干洗店合同協(xié)議
- 2025年北師大版七年級數(shù)學下冊專項訓練:整式的混合運算與化簡求值(原卷版+解析)
評論
0/150
提交評論