電工與電子技術基礎電子教案——第九章 數(shù)字電路簡介03_第1頁
電工與電子技術基礎電子教案——第九章 數(shù)字電路簡介03_第2頁
電工與電子技術基礎電子教案——第九章 數(shù)字電路簡介03_第3頁
電工與電子技術基礎電子教案——第九章 數(shù)字電路簡介03_第4頁
電工與電子技術基礎電子教案——第九章 數(shù)字電路簡介03_第5頁
已閱讀5頁,還剩15頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、第九章第九章 數(shù)字電路簡介數(shù)字電路簡介第二節(jié)第二節(jié) 邏輯門電路邏輯門電路 第二節(jié)第二節(jié) 邏輯門電路邏輯門電路【教學目標教學目標】 1了解復合邏輯電路工作原理, 2 掌握與非門邏輯功能及邏輯符號 3了解TTL與CMOS集成電路區(qū)別及其參數(shù)、特點【教學重點教學重點】 復合邏輯門的功能及符號復合邏輯門的功能及符號 【教學難點教學難點】 復合邏輯門工作原理 二、復合邏輯門二、復合邏輯門 1.與非門與非門 練習:寫出圖示電路表達式及真值表,試歸納出邏 輯功能。動畫演示:電路的組成BAY1Y (1)與非門邏輯表達式 讀作Y等于AB非。二、復合邏輯門二、復合邏輯門ABY (2)與非門邏輯真值表 學生填寫 A

2、 B Y 0 0 0 1 1 0 1 1 3 .邏輯符號邏輯符號 4 .邏輯功能:邏輯功能: 有0出1 全1出0二、復合邏輯門二、復合邏輯門 2.或非門或非門 練習:寫出下圖邏輯表達式,根據(jù)式子列出真 值表,并歸納出邏輯功能。二、復合邏輯門二、復合邏輯門 (1)或非門邏輯表達式讀作Y等于A加B非 。BAY(2)或非門真值表(學生填寫) A B Y 0 0 0 1 1 0 1 1二、復合邏輯門二、復合邏輯門 (3)邏輯符號 (4)邏輯功能: 有1出0 全0出1二、復合邏輯門二、復合邏輯門 1. 1. 集成電路分類集成電路分類集成電路按照器件的種類可分為兩大類:一類是普通三極管型,簡稱TTL電路;

3、另一類是場效應管型,簡稱MOS電路。表9-6列出了我國常用的主要系列產(chǎn)品。三、集成邏輯門電路三、集成邏輯門電路 2. TTL集成邏輯門電路舉例集成邏輯門電路舉例三、集成邏輯門三、集成邏輯門 以TTL與非門為例說明。(1)外特性及邏輯功能 TTL集成邏輯門電路簡稱TTL集成電路。TTL集成電路目前大都采用雙列直插外形封裝。圖9-10(a)是CT74LS00的實物外形圖;圖9-10(b)是它的外引線(又稱引腳)分布編號及 邏輯功能示意圖。 三、集成邏輯門三、集成邏輯門TTL與非門引線及管腳分布圖 三、集成邏輯門三、集成邏輯門TTL集成電路雙列直插式封裝 集成電路外引線的編號判斷方法編號判斷方法是:

4、將集成塊正面(有型號標志的一面)朝上,引腳朝下,把半圓形凹口標志置于左端,由左下角起按逆時針方向由下而上依次為l、2、3、14,如圖9-10(b)所示。不論何種產(chǎn)品,電源VCC,(MOS系列用VDD表示)均安排在左上角最邊的一條外引線上;地線GND(MOS系列用VSS表示)均安排在右下腳最邊一條外引線上。 三、集成邏輯門三、集成邏輯門 CMOS4-2與非門集成電路管腳引線圖與非門集成電路管腳引線圖三、集成邏輯門三、集成邏輯門 小規(guī)模小規(guī)模TTL門與門與MOS門有以下相同點和不同點:門有以下相同點和不同點: 三、集成邏輯門三、集成邏輯門(1)相同處 兩類集成塊的外引線編號順序相同;CC4011與

5、74LS00是同類門。同類門的邏輯關系相同,即同類門的邏輯符號、邏輯功能、真值表及表達式是相同的。(2)不同處不同處 同類門型號不同,外引線排列不同;表示電源電壓和地線的文字符號不同。TTL門分別用VCC和GND表示,而MOS門分別用VDD和VSS表示。 集成電路參數(shù)集成電路參數(shù)輸出高電平UOH和輸出低電平UOL 輸出高電平時要求輸出電壓足夠高,輸出低電平時要求輸出電壓足夠低。例如,TTL與非門VCC=5V時,規(guī)定UOH 2.7V、UOL0.5V便認為合格。通常約定UOH3.4V,UOL0.3V。輸入高電子UIH和輸入低電平UIL UIH是指輸入高電平最低值,即輸入電壓uIUIH時才算輸入高電

6、平UIL是指輸入低電平的最高值,即uIUIL時才算輸入低電平。例如,TTL與非門規(guī)定:UOH2V、UIL0.8V。 三、集成邏輯門三、集成邏輯門 輸出高電平電流IOH和輸出低電平電流IOL IOH是輸出高電平時流出電流的極限值,如果超出這個極限值,輸出就不再是高電平。IOL是輸出為低電平時流人電流的極限值,如果超出這個極限值,輸出就不再是低電平。傳輸延遲時間tPLH和tPHL 與非門工作時,輸出信號相對于輸入信號有一定的時間延遲。tPHL是輸出高電平到低電平的傳輸延遲時間,tPLH是輸出低電平到高電平的延遲時間,二者的平均值稱為平均傳輸延遲時間tpd。tpd是表示門電路開關速度的一個參數(shù)。 三、集成邏輯門三、集成邏輯門 【課堂練習課堂練習】 1、試畫出3輸入端與非門、或非門邏輯符號,列出其真值表、邏輯表達式 第二節(jié)第二節(jié) 邏輯門電路邏輯門電路 【課堂小結課堂小結】 一、與非門、或非門邏輯功能 1邏

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論