數(shù)字電路習(xí)題集new_第1頁
數(shù)字電路習(xí)題集new_第2頁
數(shù)字電路習(xí)題集new_第3頁
數(shù)字電路習(xí)題集new_第4頁
數(shù)字電路習(xí)題集new_第5頁
免費(fèi)預(yù)覽已結(jié)束,剩余22頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、第二章(選擇、判斷共 20題)、選擇題1.以下表達(dá)式中符合邏輯運(yùn)算法則的是A. C - C=C2B. 1 + 1 = 10C. 0<1D. A+1=12.邏輯變量的取值1和??梢员硎?A.開關(guān)的閉合、斷開 B.電位的高、低 C.真與假D.電流的有、無3.當(dāng)邏輯函數(shù)有n個變量時,共有個變量取值組合?A. nB.2nC.n2 D.2n4 .邏輯函數(shù)的表示方法中具有唯一性的是A .真值表 B. 表達(dá)式C.邏輯圖 D.卡諾圖5 . F=AB +BD+CDE+ AD=A. AB D B.(A B)DC.(A - D)(B D)D. (A D)(B D)6 .邏輯函數(shù) F=A©(A

2、9;B)=A. BB.C.A 二 B D.7 .求一個邏輯函數(shù) F的對偶式,可將A . “ 換成 “+”,“+” 換成 ” .F中的8 .原變量換成反變量,反變量換成原變量C.變量不變D.常數(shù)中“0”換成1”換成“ 0”E.常數(shù)不變8. A+BC=A . A+B B. A + CC.(A+B) ( A+C)D. B+C9.在何種輸入情況下運(yùn)算的結(jié)果是邏輯0。.全部輸入是0 B.任一輸入是0 C.僅一輸入是0 D.全部輸入是1在何種輸入情況下,“或非”運(yùn)算的結(jié)果是邏輯0。.全部輸入是0 B.全部輸入是1 C.任一輸入為0,其他輸入為1 D.任一輸入為1、判斷題(正確打,錯誤的打X)1 .邏輯變量

3、的取值,1比。大。()。2 .異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。()。3 .若兩個函數(shù)具有相同的真值表,則兩個邏輯函數(shù)必然相等。()。4 .因?yàn)檫壿嫳磉_(dá)式 A+B+AB=A+B成立,所以AB=0成立。()5 .若兩個函數(shù)具有不同的真值表,則兩個邏輯函數(shù)必然不相等。()6 .若兩個函數(shù)具有不同的邏輯函數(shù)式,則兩個邏輯函數(shù)必然不相等。()7 .邏輯函數(shù)兩次求反則還原,邏輯函數(shù)的對偶式再作對偶變換也還原為它本身。()8 .邏輯函數(shù) Y=A B + AB+BC+B C已是最簡與或表達(dá)式。()9 .因?yàn)檫壿嫳磉_(dá)式 A B +AB +AB=A+B+AB 成立,所以 A B +AB= A+B成立。()1

4、0 .對邏輯函數(shù)Y=A B + A B+ B C+B C利用代入規(guī)則,令A(yù)=BC 代入,得Y= BC B+ BC B+ B C+B C = B C+B C 成立。()三、填空題1 .邏輯代數(shù)又稱為 代數(shù)。最基本的邏輯關(guān)系有 、三種。常用 的幾種導(dǎo)出的邏輯運(yùn)算為 、。2 .邏輯函數(shù)的常用表示方法有 、。3 .邏輯代數(shù)中與普通代數(shù)相似的定律有 、。摩根定律又稱為 。4 .邏輯代數(shù)的三個重要規(guī)則是 、。5 .邏輯函數(shù) F= A+B+ C D的反函數(shù)F =。6 .邏輯函數(shù) F=A (B+C) 1的對偶函數(shù)是 。7 .添加項(xiàng)公式 ab+ Ac+bc=ab+ Ac的對偶式為。8 .邏輯函數(shù) f=ABC D

5、+a+b+c+d=。9 .邏輯函數(shù) F= AB +AB +AB +AB =。10 .已知函數(shù)的對偶式為 AB+CD+BC,則它的原函數(shù)為 。四、思考題1 .邏輯代數(shù)與普通代數(shù)有何異同?2 .邏輯函數(shù)的三種表示方法如何相互轉(zhuǎn)換?3 .為什么說邏輯等式都可以用真值表證明?4 .對偶規(guī)則有什么用處?第二章答案 一、選擇題1. D2. ABCD3. D4. AD5. AC6. A7. ACD8. C9. D10. BCD二、判斷題1. X 2. V 3. V 4. X 5. V6. X 7. V 8. X 9.X 10.X三、填空題1 .布爾 與或非與非或非與或非同或異或2. 邏輯表達(dá)式真值表邏輯圖3

6、. 交換律分配律結(jié)合律反演定律4. .代入規(guī)則對偶規(guī)則反演規(guī)則5. A B (C+ D)6. A+BC+07. (A+B) (A+C) (B+C) = (A+B) ( A+C)8. 19. 010. A B *(C D) «B C)四、思考題1 .都有輸入、輸出變量,都有運(yùn)算符號,且有形式上相似的某些定理,但邏輯代數(shù)的取值只能有。和1兩種,而普通代數(shù)不限,且運(yùn)算符號所代表的意義不同。2 .通常從真值表容易寫出標(biāo)準(zhǔn)最小項(xiàng)表達(dá)式,從邏輯圖易于逐級推導(dǎo)得邏輯表達(dá)式,從與或表達(dá)式或 最小項(xiàng)表達(dá)式易于列出真值表。3 .因?yàn)檎嬷当砭哂形ㄒ恍浴? .可使公式的推導(dǎo)和記憶減少一半,有時可利于將或與表

7、達(dá)式化簡。第三章(選擇、判斷共 20題)、選擇題1 .三態(tài)門輸出高阻狀態(tài)時, 是正確的說法。A.用電壓表測量指針不動B.相當(dāng)于懸空 C.電壓不高不低 D.測量電阻指針不動2 .以下電路中可以實(shí)現(xiàn)“線與”功能的有 。A.與非門 B.三態(tài)輸出門 C.集電極開路門 D.漏極開路門3 .以下電路中常用于總線應(yīng)用的有 。A. TSL門 B. OC門C. 漏極開路門 D. CMOS與非門4 .邏輯表達(dá)式Y(jié)=AB可以用 實(shí)現(xiàn)。A.正或門 B.正非門C.正與門D.負(fù)或門5 . TTL電路在正邏輯系統(tǒng)中,以下各種輸入中 相當(dāng)于輸入邏輯“1A.懸空B.通過電阻2. 7kQ接電源C.通過電阻2. 7kQ 接地 D.

8、通過電阻510a 接地6 .對于TTL與非門閑置輸入端的處理,可以。A.接電源 B.通過電阻3k 接電源 C.接地 D.與有用輸入端并聯(lián)7 .要使TTL與非門工作在轉(zhuǎn)折區(qū),可使輸入端對地外接電阻Ri。A. >RONB. VROFFC.RO F F VRI VRO ND.>RO ff8 .三極管作為開關(guān)使用時,要提高開關(guān)速度,可。A.降低飽和深度B.增加飽和深度C.采用有源泄放回路 D.采用抗飽和三極管9 . CMOS數(shù)字集成電路與TTL數(shù)字集成電路相比突出的優(yōu)點(diǎn)是。A.微功耗 B.高速度 C.高抗干擾能力 D.電源范圍寬1 0 .與CT4000系列相對應(yīng)的國際通用標(biāo)準(zhǔn)型號為。A.

9、CT7 4S肖特基系列 B. CT74LS低功耗肖特基系列C. CT7 4L低功耗系列 D. CT74H高速系列.、判斷題(正確打,錯誤的打X)1. TTL與非門的多余輸入端可以接固定高電平。()2. 當(dāng)TTL與非門的輸入端懸空時相當(dāng)于輸入為邏輯1。()3. 普通的邏輯門電路的輸出端不可以并聯(lián)在一起,否則可能會損壞器件。()4. .兩輸入端四與非門器件 74LS00與7400的邏輯功能完全相同。()5. CMOS或非門與TTL或非門的邏輯功能完全相同。()6. 三態(tài)門的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。()7. TTL集電極開路門輸出為1時由外接電源和電阻提供輸出電流。()8.

10、一般TTL門電路的輸出端可以直接相連,實(shí)現(xiàn)線與。()9. CMOS OD門(漏極開路門)的輸出端可以直接相連,實(shí)現(xiàn)線與。 ()10. TTL OC門(集電極開路門)的輸出端可以直接相連,實(shí)現(xiàn)線與。()三、填空題1 . 集電極開路門的英文縮寫為 門,工作時必須外加 和。2 . OC門稱為 門,多個OC門輸出端并聯(lián)到一起可實(shí)現(xiàn) 功能。3 . TTL與非門電壓傳輸特性曲線分為 區(qū)、區(qū)、區(qū)、區(qū)。4 .國產(chǎn)TTL電路 相當(dāng)于國際SN54/ 74LS系列,其中LS表示第三章答案一、選擇題1.ABD2.CD3.A4.CD5.ABC6.ABD7.C8.ACD9.ACD10.B二、判斷題1.,2.,3.,4 .

11、 V 5.,6 . X 73 8. X 9. V 10. V三、填空題1 . OC 電源負(fù)載2 .集電極開路門線與3 .飽和區(qū) 轉(zhuǎn)折區(qū) 線性區(qū) 截止區(qū)4 . CT4000 低功耗肖特基第一章(選擇、判斷共 20題)四、選擇題1 .以下代碼中為無權(quán)碼的為 。A. 8421BCD碼 B. 5421BCD碼 C.余三碼D.格雷碼2 .以下代碼中為恒權(quán)碼的為 。A .8421BCD碼B. 5421BCD碼 C.余三碼D.格雷碼3 . 一位十六進(jìn)制數(shù)可以用 位二進(jìn)制數(shù)來表示。A. 1B .2C.4D.164 .十進(jìn)制數(shù)25用8421BCD碼表示為 。A .10 101B .0010 0101C.1001

12、01D. 101015 .在一個8位的存儲單元中,能夠存儲的最大無符號整數(shù)是 。A. ( 256) 10 B. (127) 10C. (FF) 16D. (255) 106 .與十進(jìn)制數(shù)(53.5) 10等值的數(shù)或代碼為。A.(0101 0011. 0101)8421BCD B.(35. 8)16 C.(110101. 1)2D.(65. 4)87 .矩形脈沖信號的參數(shù)有 。A.周期B.占空比 C.脈寬 D.掃描期8 .與八進(jìn)制數(shù)(47. 3) 8等值的數(shù)為:A. (100111 . 011 )2B. ( 27. 6)16 C. ( 27. 3 )化 D. (100111 . 11 )29 .

13、 常用的BCD碼有。A.奇偶校驗(yàn)碼 B.格雷碼 C. 8421碼 D.余三碼10 .與模擬電路相比,數(shù)字電路主要的優(yōu)點(diǎn)有。A.容易設(shè)計(jì) B.通用性強(qiáng) C.保密性好 D.抗干擾能力強(qiáng)五、判斷題(正確打,錯誤的打X)1 .方波的占空比為0. 5。()2 . 8421 碼 1001 比 0001 大。()3 .數(shù)字電路中用“ 1”和“ 0”分別表示兩種狀態(tài),二者無大小之分。()4 .格雷碼具有任何相鄰碼只有一位碼元不同的特性。()5 .八進(jìn)制數(shù)(18) 8比十進(jìn)制數(shù)(18) 10小。()6 .當(dāng)傳送十進(jìn)制數(shù)5時,在8421奇校驗(yàn)碼的校驗(yàn)位上值應(yīng)為1。()7 .在時間和幅度上都斷續(xù)變化的信號是數(shù)字信號

14、,語音信號不是數(shù)字信號。()8 .占空比的公式為:q = t w / T,則周期T越大占空比q越小。()9 .十進(jìn)制數(shù)(9) 10比十六進(jìn)制數(shù)(9) 16小。()10 .當(dāng)8421奇校驗(yàn)碼在傳送十進(jìn)制數(shù)(8) 10時,在校驗(yàn)位上出現(xiàn)了 1時,表明在傳送過程中出現(xiàn) 了錯誤。()六、填空題1 .描述脈沖波形的主要參數(shù)有 、。2 .數(shù)字信號的特點(diǎn)是在 上和 上都是斷續(xù)變化的,其高電平和低電平常用 和來表不。3 .分析數(shù)字電路的主要工具是 ,數(shù)字電路又稱作 。4 .在數(shù)字電路中,常用的計(jì)數(shù)制除十進(jìn)制外,還有 、。5 .常用的BCD碼有、等。常用的可靠性代碼有 、 等。6 .(10110010.1011

15、) 2=()8=()167 .( 35. 4)8 = ( ) 2 =()10=()16=()8421BCD8 . (39. 75 )10= ( ) 2=()8=()169 .( 5E. C)16= ( ) 2=()8=()10= ()8421BCD10 . ( 0111 1000)8421BCD = ( ) 2=()8=()10=()16七、思考題1 .在數(shù)字系統(tǒng)中為什么要采用二進(jìn)制?2 .格雷碼的特點(diǎn)是什么?為什么說它是可靠性代碼?3 .奇偶校驗(yàn)碼的特點(diǎn)是什么?為什么說它是可靠性代碼?第一章答案、選擇題1. CD2. AB3. C4. B5. CD6. ABCD7. ABC8. AB9. C

16、D10. BCD二、判斷題1"2. X 3. V 4. V 5. X637. V 8. X 9.X 10. V三、填空題1. 幅度、周期、頻率、脈寬、上升時間、下降時間、占空比2. 時間、幅值、1、03. 邏輯代數(shù)、邏輯電路4. 二進(jìn)制、八進(jìn)制、十六進(jìn)制5. 8421BCD碼、2421BCD碼、5421BCD碼、余三碼、格雷碼、奇偶校驗(yàn)碼6. 262.54 B2.B7. 11101.1 29.5 1D.8 (0010 1001.0101)8. 100111.11 47.627.C9. 1011110.11 136.6 94.75 (1001 0100.0111 0101)10. 10

17、0111011678 4E四、思考題1 .因?yàn)閿?shù)字信號有在時間和幅值上離散的特點(diǎn),它正好可以用二進(jìn)制的1和0來表示兩種不同的狀態(tài)。2 .格雷碼的任意兩組相鄰代碼之間只有一位不同,其余各位都相同,它是一種循環(huán)碼。這個特性使它 在形成和傳輸過程中可能引起的錯誤較少,因此稱之為可靠性代碼。3 .奇偶校驗(yàn)碼可校驗(yàn)二進(jìn)制信息在傳送過程中1的個數(shù)為奇數(shù)還是偶數(shù),從而發(fā)現(xiàn)可能出現(xiàn)的錯誤。第四章(選擇、判斷共 25題)八、選擇題1. N個觸發(fā)器可以構(gòu)成能寄存 位二進(jìn)制數(shù)碼的寄存器。A. N- 1B. NC. N+1D. 2N2.在下列觸發(fā)器中,有約束條件的是。A.主從 JK F/ F B.主從 D F/ F

18、C.同步 RS F/ F D.邊沿 D F/ F3. 一個觸發(fā)器可記錄一位進(jìn)制代碼,它有個穩(wěn)態(tài)。A. 0B. 1C. 2D.E. 4個觸發(fā)器。A. 2B. 3C. 4D.觸發(fā)器,若原態(tài)Qn = 0,欲使新態(tài)應(yīng)使輸入A. 0B. 1C. QD.觸發(fā)器,若原態(tài)Qn = 1 ,欲使新態(tài)應(yīng)使輸入A. 0B. 1C. QD.7.對于D觸發(fā)器,Qn + 1=Qn,應(yīng)使輸入D=A. 0B. 1C. QD.A. RSJ K觸發(fā)器J = K,則可完成觸發(fā)器的邏輯功能。B. DC. TJK觸發(fā)器按Qn + 1=Qn工作,可使JK觸發(fā)器的輸入端A.B. J=Q, K= QC. J= Q,K=QD. J=Q, K=0

19、E. J = 0, K= QA.A.A.A.欲使JK觸發(fā)器按Qn+1 = Qn工作,JK觸發(fā)器的輸入端B. J=Q, K= QC. J= Q,K=QD. J=Q, K=1E. J = 1 , K=Q欲使JK觸發(fā)器按Qn+1=0B. J=Q, K=QC.作,可使J = Q, K=1J K觸發(fā)器的輸入端D. J=0, K=1E. J = K=1欲使JK觸發(fā)器按Qn+1 = 1B. J = 1 , K=0C.作,可使J = K= QJ K觸發(fā)器的輸入端D. J =K=0E. J = Q, K=0欲使D觸發(fā)器按Qn + 1 = Qn作,應(yīng)使輸入D=B. 1C. QD. Q下列觸發(fā)器中克服了空翻現(xiàn)象的有

20、A.邊沿D觸發(fā)器B.主從RS觸發(fā)器C.同步RS觸發(fā)器D.主從J K觸發(fā)器15.下列觸發(fā)器中沒有約束條件的是A.基本RS觸發(fā)器B.主從RS觸發(fā)器C.同步RS觸發(fā)器D.邊沿D觸發(fā)器16 .描述觸發(fā)器的邏輯功能的方法有A.狀態(tài)轉(zhuǎn)換真值表 B.特性方程 C.狀態(tài)轉(zhuǎn)換圖 D.狀態(tài)轉(zhuǎn)換卡諾圖17 .為實(shí)現(xiàn)將JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)器,應(yīng)使。A. J = D, K=D B. K=D, J = D C. J = K=DD. J=K=D18 .邊沿式D觸發(fā)器是一種 穩(wěn)態(tài)電路。A.無 B.單 C.雙 D.多九、判斷題(正確打,錯誤的打X)1 . D觸發(fā)器的特性方程為 Qn + 1 =D,與Qn無關(guān),所以它沒有記憶功

21、能。()2 . R S觸發(fā)器的約束條件RS=0表示不允許出現(xiàn)R=S=1的輸入。()3 .同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。()4 .主從JK觸發(fā)器、邊沿JK觸發(fā)器和同步JK觸發(fā)器的邏輯功能完全相同。()5 .若要實(shí)現(xiàn)一個可暫停的一位二進(jìn)制計(jì)數(shù)器,控制信號A=0計(jì)數(shù),A=1保持, 可選用T觸發(fā)器,且令T = Ao ()6 .由兩個TTL或非門構(gòu)成的基本RS觸發(fā)器,當(dāng)R=S=0時,觸發(fā)器的狀態(tài)為不7E o7 .對邊沿JK觸發(fā)器,在CP為高電平期間,當(dāng)J = K=1時,狀態(tài)會翻轉(zhuǎn)一次。()十、填空題1 .觸發(fā)器有 個穩(wěn)態(tài),存儲8位二進(jìn)制信息要 個觸發(fā)器。2 . 一個基本RS

22、觸發(fā)器在正常工作時,它的約束條件是R+ S =1 ,則它不允許輸 入S =且R=的信號。3 .觸發(fā)器有兩個互補(bǔ)的輸出端Q、Q,定義觸發(fā)器的1狀態(tài)為,0狀態(tài)為,可見觸發(fā)器的狀態(tài)指的是 端的狀態(tài)。4 . 一個基本RS觸發(fā)器在正常工作時,不允許輸入R=S=1的信號,因此它的約 束條件是。5 .在一個CP脈沖作用下,引起觸發(fā)器兩次或多次翻轉(zhuǎn)的現(xiàn)象稱為觸發(fā)器 的,觸發(fā)方式為 式或 式的觸發(fā)器不會出現(xiàn)這種現(xiàn)象。第四章答案一、選擇題1. . B2. C3. C4. D5. BD6. AD7. C8. C9. ABDE10. ACDE11. BCD12. BCE13. D14. ABD15. D16. ABC

23、D17. A18. C二、判斷題1.X 2. V 3. V 4. V 5. X6. X 7. X三、填空題1. 2 82. 0 03. Q=1、Q=0Q=0、Q=1Q4. . RS=05. 空翻主從式邊沿式第五章(選擇、判斷共 15題)十一、 選擇題1 .脈沖整形電路有 。A.多諧振蕩器 B.單穩(wěn)態(tài)觸發(fā)器 C.施密特觸發(fā)器 D. 555定時器2 .多諧振蕩器可產(chǎn)生。3 . 石英晶體多諧振蕩器的突出優(yōu)點(diǎn)是。A.速度高 B.電路簡單C.振蕩頻率穩(wěn)定 D.輸出波形邊沿陡峭4 . TTL單定時器型號的最后幾位數(shù)字為。A. 555B. 556C. 7555D. 75565 . 555定時器可以組成。A.

24、多諧振蕩器 B.單穩(wěn)態(tài)觸發(fā)器 C.施密特觸發(fā)器 D. JK觸發(fā)器6 .用555定時器組成施密特觸發(fā)器,當(dāng)輸入控制端CO外接10V電壓時,回差電 壓為。A. 3. 33VB. 5VC. 6. 66VD. 10V7 .以下各電路中,可以產(chǎn)生脈沖定時。A.多諧振蕩器 B.單穩(wěn)態(tài)觸發(fā)器 C.施密特觸發(fā)器 D.石英晶體多諧振蕩器十二、 判斷題(正確打,錯誤的打X)1 .施密特觸發(fā)器可用于將三角波變換成正弦波。()2 .施密特觸發(fā)器有兩個穩(wěn)態(tài)。()3 .多諧振蕩器的輸出信號的周期與阻容元件的參數(shù)成正比。()4 .石英晶體多諧振蕩器的振蕩頻率與電路中的R、C成正比。()5 .單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)時間與輸入觸

25、發(fā)脈沖寬度成正比。()6 .單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)維持時間用t w表示,與電路中RC成正比。()7 .采用不可重觸發(fā)單穩(wěn)態(tài)觸發(fā)器時,若在觸發(fā)器進(jìn)入暫穩(wěn)態(tài)期間再次受到觸 發(fā),輸出脈寬可在此前暫穩(wěn)態(tài)時間的基礎(chǔ)上再展寬t W。()8 .施密特觸發(fā)器的正向閾值電壓一定大于負(fù)向閾值電壓。()十三、 填空題1 . 555定時器的最后數(shù)碼為555的是 產(chǎn)品,為7555的是 產(chǎn)品。2 .施密特觸發(fā)器具有 現(xiàn)象,又稱 特性;單穩(wěn)觸發(fā)器最重要的參數(shù)為。3 .常見的脈沖產(chǎn)生電路有,常見的脈沖整形電路 有 、 。4 .為了實(shí)現(xiàn)高的頻率穩(wěn)定度,常采用 振蕩器;單穩(wěn)態(tài)觸發(fā)器受到外觸發(fā)時進(jìn)入 態(tài)。五章答案一、選擇題1. BC

26、2. B3. C4. A5. ABC6. B7. B二、判斷題1.X 2. V 3. V 4. X 5. X6.V 7. X 8. V三、填空題1 . TTL CMOS2 .回差電壓滯后脈寬3 .多諧振蕩器單穩(wěn)態(tài)觸發(fā)器 施密特觸發(fā)器4 .石英晶體暫穩(wěn)態(tài)第六章(選擇、判斷共 25題)十四、 選擇題1 .下列表達(dá)式中不存在競爭冒險的有。A. Y= B+AB B. Y = AB+BC C. Y=ABC+AB D. Y=( A+B) AD2 .若在編碼器中有50個編碼對象,則要求輸出二進(jìn)制代碼位數(shù)為 位。A. 5B. 6C. 1 0D. 5 03 .一個16選一的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)

27、端有 個。A. 1B. 2C. 4D. 1 64 .下列各函數(shù)等式中無冒險現(xiàn)象的函數(shù)式有。A. F =BC AC AbB. F =AC BC AB C. F =AC BC AB ABD. F =BC AC Ab BC AB ACE. F =BC AC AB AB5 .函數(shù)F =AC +AB +BC ,當(dāng)變量的取值為 時,將出現(xiàn)冒險現(xiàn)象。A. B=C=1 B. B=C=0 C. A=1 , C=0 D. A=0 , B=06 .四選一數(shù)據(jù)選擇器的數(shù)據(jù)輸出Y與數(shù)據(jù)輸入Xi和地址碼Ai之間的邏輯表達(dá) 式為Y=。A. A1A0X0AiAoXiA1A0X2AiA0X3B.A1AOX0C.A1A0X1D.

28、A1AoX37 .一個8選一數(shù)據(jù)選擇器的數(shù)據(jù)輸入端有 個。A. 1B. 2C. 3D. 4E. 88 .在下列邏輯電路中,不是組合邏輯電路的有。A.譯碼器B.編碼器C.全加器D.寄存器9 .八路數(shù)據(jù)分配器,其地址輸入端有 個。A. 1B. 2C. 3D. 4E. 810 .組合邏輯電路消除競爭冒險的方法有。A.修改邏輯設(shè)計(jì)B.在輸出端接入濾波電容C.后級加緩沖電路D.屏蔽輸入信號的尖峰干擾1 1 . 1 01鍵盤的編碼器輸出 位二進(jìn)制代碼。A. 2B. 6C. 7D. 812 .用三線-八線譯碼器74LS138實(shí)現(xiàn)原碼輸出的8路數(shù)據(jù)分配器,應(yīng)。A. STA =1 ,StB= D,StC = 0

29、B.STA =1 ,STB =D,STC =DC. STA =1 ,STB=0 ,STC = DD.STA=D,STB =0,STC =013 .以下電路中,加以適當(dāng)輔助門電路,適于實(shí)現(xiàn)單輸出組合邏輯電路。A.二進(jìn)制譯碼器 B.數(shù)據(jù)選擇器 C.數(shù)值比較器 D.七段顯示譯碼器14 .用四選一數(shù)據(jù)選擇器實(shí)現(xiàn)函數(shù)Y= A1A0 +AA0 ,應(yīng)使 。A. D° = D2 = 0 , D1 = D3 = 1B. D0 = D2 = 1)D1 = D3 = 0C. D0 = D=0, D2=D3 = 1D. D0 = D1 = 1 , D2=D3=015.用三線-八線譯碼器74LS138和輔助門

30、電路實(shí)現(xiàn)邏輯函數(shù)Y= A2+A耳,應(yīng)A.用與非門,Y= Y0Y1Y4Y5Y6Y7B.用與門,Y=Y2Y3c.用 或門,y= Y2 短d.用或門,y= % +Y1+Y4 +Y5 +Y6 +Y7十五、 判斷題(正確打,錯誤的打X)1 .優(yōu)先編碼器的編碼信號是相互排斥的,不允許多個編碼信號同時有效。()2 .編碼與譯碼是互逆的過程。()3 .二進(jìn)制譯碼器相當(dāng)于是一個最小項(xiàng)發(fā)生器,便于實(shí)現(xiàn)組合邏輯電路。()4 .液晶顯示器的優(yōu)點(diǎn)是功耗極小、工作電壓低。 ()5 .液晶顯示器可以在完全黑暗的工作環(huán)境中使用。()6 .半導(dǎo)體數(shù)碼顯示器的工作電流大,約10mA£右,因此,需要考慮電流驅(qū)動能力問題。

31、()7 .共陰接法發(fā)光二極管數(shù)碼顯示器需選用有效輸出為高電平的七段顯示譯碼器來驅(qū)動。()8 .數(shù)據(jù)選擇器和數(shù)據(jù)分配器的功能正好相反,互為逆過程。 ()9 .用數(shù)據(jù)選擇器可實(shí)現(xiàn)時序邏輯電路。()10 .組合邏輯電路中產(chǎn)生競爭冒險的主要原因是輸入信號受到尖峰干擾。()十六、 填空題1 .半導(dǎo)體數(shù) 碼顯示器的內(nèi)部接法有兩種形式:共 接法和共 接法。2 .對于共陽接法的發(fā)光二極管數(shù)碼顯示器,應(yīng)采用 電平驅(qū)動的七段顯 示譯碼器。3 .消除競爭冒險的方法有、等。第六章答案 一、選擇題1. CD2. B3. C4. D5. ACD6. A7. E8. D9. C10. AB11. C12. ABC13. A

32、B14. A15. AB二、判斷題5. X10. X1. X 2. V 3. V8.637. V三、填空題1 .陰陽2 .低電平3 .修改邏輯設(shè)計(jì)接入濾波電容加選通脈沖第七章(選擇、判斷共 30題)十七、 選擇題1 .同步計(jì)數(shù)器和異步計(jì)數(shù)器比較,同步計(jì)數(shù)器的顯著優(yōu)點(diǎn)是。A.工作速度高 B.觸發(fā)器利用率高 C.電路簡單 D.不受時鐘CP控制。2 .把一個五進(jìn)制計(jì)數(shù)器與一個四進(jìn)制計(jì)數(shù)器串聯(lián)可得到 進(jìn)制計(jì)數(shù)器。A. 4B. 5C. 9D. 2 03 .下列邏輯電路中為時序邏輯電路的是。A.變量譯碼器 B.加法器 C.數(shù)碼寄存器 D.數(shù)據(jù)選擇器4 . N個觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長度(進(jìn)制數(shù))為 的計(jì)數(shù)

33、器。A. NB. 2NC. N2D. 2N5 . N個觸發(fā)器可以構(gòu)成能寄存 位二進(jìn)制數(shù)碼的寄存器。A. N- 1B. NC. N+1D. 2N6 .五個D觸發(fā)器構(gòu)成環(huán)形計(jì)數(shù)器,其計(jì)數(shù)長度為。A. 5B. 10C. 25D. 327 .同步時序電路和異步時序電路比較,其差異在于后者。A.沒有觸發(fā)器B.沒有統(tǒng)一的時鐘脈沖控制C.沒有穩(wěn)定狀態(tài)D.輸出只與內(nèi)部狀態(tài)有關(guān)8 . 一位8421 BCD碼計(jì)數(shù)器至少需要 個觸發(fā)器。A. 3B. 4C. 5D. 1 09 .欲設(shè)計(jì)0, 1, 2, 3, 4, 5, 6, 7這幾個數(shù)的計(jì)數(shù)器,如果設(shè)計(jì)合理,采用同 步二進(jìn)制計(jì)數(shù)器,最少應(yīng)使用 級觸發(fā)器。A. 2B.

34、 3C. 4D. 810 . 8位移位寄存器,串行輸入時經(jīng) 個脈沖后,8位數(shù)碼全部移入寄存器中。A. 1B. 2C. 4D. 81 1 .用二進(jìn)制異步計(jì)數(shù)器從0做加法,計(jì)到十進(jìn)制數(shù)178,則最少需要 個觸發(fā)器。A. 2B. 6C. 7D. 8E. 1012 .某電視機(jī)水平-垂直掃描發(fā)生器需要一個分頻器將31 500Hz的脈沖轉(zhuǎn)換為60Hz 的脈沖,欲構(gòu)成此分頻器至少需要 個觸發(fā)器。A. 1 0B. 60C. 525D. 3150013 .某移位寄存器的時鐘脈沖頻率為1 00KHz,欲將存放在該寄存器中的數(shù)左移8 位,完成該操作需要 時間。A. 10 S B. 80 S C. 100dsD. 8

35、00ms14 .若用JK觸發(fā)器來實(shí)現(xiàn)特性方程為Qn4 =AQn +AB,則JK端的方程為。A. J=AB, K=A+B B. J=AB, K= AB C. J= A+B , K=AB D. J = AB , K=AB15 .要產(chǎn)生10個順序脈沖,若用四位雙向移位寄存器CT74LS194來實(shí)現(xiàn),需要 片。A. 3B. 4C. 5D. 1016 .若要設(shè)計(jì)一個脈沖序列為1101001110的序列脈沖發(fā)生器,應(yīng)選用 個觸發(fā)器。A. 2B. 3C. 4D. 10十八、 判斷題(正確打,錯誤的打X)1 .同步時序電路由組合電路和存儲器兩部分組成。()2 .組合電路不含有記憶功能的器件。()3 .時序電路

36、不含有記憶功能的器件。()4 .同步時序電路具有統(tǒng)一的時鐘CP控制。()5 .異步時序電路的各級觸發(fā)器類型不同。()6 .環(huán)形計(jì)數(shù)器在每個時鐘脈沖CP作用時,僅有一位觸發(fā)器發(fā)生狀態(tài)更新。()7 .環(huán)形計(jì)數(shù)器如果不作自啟動修改,則總有孤立狀態(tài)存在。()8 .計(jì)數(shù)器的模是指構(gòu)成計(jì)數(shù)器的觸發(fā)器的個數(shù)。()9 .計(jì)數(shù)器的模是指對輸入的計(jì)數(shù)脈沖的個數(shù)。()10 . D觸發(fā)器的特征方程 Qn+1 = D,而與Qn無關(guān),所以,D觸發(fā)器不是時序電路。()11 .在同步時序電路的設(shè)計(jì)中,若最簡狀態(tài)表中的狀態(tài)數(shù)為2N,而又是用N級 觸發(fā)器來實(shí)現(xiàn)其電路,則不需檢查電路的自啟動性。()12 .把一個5進(jìn)制計(jì)數(shù)器與一個

37、1 0進(jìn)制計(jì)數(shù)器串聯(lián)可得到15進(jìn)制計(jì)數(shù)器。()13 .同步二進(jìn)制計(jì)數(shù)器的電路比異步二進(jìn)制計(jì)數(shù)器復(fù)雜,所以實(shí)際應(yīng)用中較少使 用同步二進(jìn)制計(jì)數(shù)器。()14 .利用反饋歸零法獲得N進(jìn)制計(jì)數(shù)器時,若為異步置零方式,則狀態(tài)SN只是 短暫的過渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。()十九、 填空題1 .寄存器按照功能不同可12 .數(shù)字電路按照是否有記3 .由四位移位寄存器構(gòu)成4 .時序邏輯電路按照其觸 時序電路。四、選擇題1. A2. D3. C4. D5. B6. A7. B8. B9. B10. D11. .D12. A13. B14. AB15. A16. C五、判斷題13 2. V 3. V 4.

38、V6. x 7. V 8. x 9. x11. V 12. X 13. X 14. V子為兩類:寄存 憶功能通常可分為兩類: 的順序脈沖發(fā)生器可產(chǎn)生 發(fā)器是否有統(tǒng)一的時鐘控器和 寄存器。個順序脈沖。制分為 時序電路和六、填空題5. X10. X1 .移位數(shù)碼2 .組合邏輯電路時序邏輯電路3 . 44 .同步異步第八章(選擇、判斷共 20題)二十、 選擇題1. 一個無符號8位數(shù)字量輸入的DAC其分辨率為 位。A. 1B. 3C. 4D. 82 . 一個無符號10位數(shù)字輸入的DAC,其輸出電平的級數(shù)為。A. 4B. 10C. 1 024D. 2103 .一個無符號4位權(quán)電阻DAC,最低位處的電阻為

39、40KQ,則最高位處電阻為。A. 4KQ B. 5KQC. 1 0KQD. 20KQ4 . 4位倒T型電阻網(wǎng)絡(luò)DAC的電阻網(wǎng)絡(luò)的電阻取值有 種。A. 1B. 2C. 4D. 85 .為使采樣輸出信號不失真地代表輸入模擬信號,采樣頻率fs和輸入模擬信號 的最高頻率f 1m ax的關(guān)系是。A. f s 封 f Im ax B. f s W f im axC. f s 2 f Im ax D. f s 2 f Im ax6 .將一個時間上連續(xù)變化的模擬量轉(zhuǎn)換為時間上斷續(xù)(離散)的模擬量的過程 稱為。A.采樣B.量化C.保持D.編碼7 .用二進(jìn)制碼表示指定離散電平的過程稱為。A.采樣B.量化C.保持D

40、.編碼8 .將幅值上、時間上離散的階梯電平統(tǒng)一歸并到最鄰近的指定電平的過程稱 為。A.采樣B.量化C.保持D.編碼1 19 .右某ADC取重化單位=- Vref ,并規(guī)7E對于輸入電壓U| ,在0Wui - Vref時,88認(rèn)為輸入的模擬電壓為0V,輸出的二進(jìn)制數(shù)為000 ,則-VREF < uI < - VREF時,輸88出的二進(jìn)制數(shù)為。A. 001B. 101C. 110.以下四種轉(zhuǎn)換器,是A.并聯(lián)比較型 B.逐次逼近型1 0D. 111A/D轉(zhuǎn)換器且轉(zhuǎn)換速度最高。C.雙積分型 D.施密特觸發(fā)器二十一、 判斷題(正確打,錯誤的打X)1. 權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器的電路簡單且便于集

41、成工藝制造,因此被廣泛使用。()2. D/A轉(zhuǎn)換器的最大輸出電壓的絕對值可達(dá)到基準(zhǔn)電壓WEF。()3. D/A轉(zhuǎn)換器的位數(shù)越多,能夠分辨的最小輸出電壓變化量就越小。()4. D/A轉(zhuǎn)換器的位數(shù)越多,轉(zhuǎn)換精度越高。()5. . A/D轉(zhuǎn)換器的二進(jìn)制數(shù)的位數(shù)越多,量化單位越小。()6. A/D轉(zhuǎn)換過程中,必然會出現(xiàn)量化誤差。()7. A/D轉(zhuǎn)換器的二進(jìn)制數(shù)的位數(shù)越多,量化級分得越多,量化誤差就可以減小到0。()8. 一個N位逐次逼近型 A/D轉(zhuǎn)換器完成一次轉(zhuǎn)換要進(jìn)行N次比較,需要 N+2個時鐘脈沖。()9. 雙積分型A/D轉(zhuǎn)換器的轉(zhuǎn)換精度高、抗干擾能力強(qiáng),因此常用于數(shù)字式儀表中。()1 0.采樣定

42、理的規(guī)定,是為了能不失真地恢復(fù)原模擬信號,而又不使電路過于復(fù)雜。()填空題四個過程。1.將模擬信號轉(zhuǎn)換為數(shù)字信號,需要經(jīng)過 第八章答案 七、選擇題1. . D2. CD3. B4. B5. C6. A7. D8. B9. B八、判斷題1.X2.X3.,4.,5. V6.V7.X8.,9.,10. V九、填空題1.采樣保持 量化編碼第九章(選擇、判斷共 25題)二十三、選擇題1. 一個容量為1KX 8的存儲器有 個存儲單元。A. 8B. 8KC. 8000D. 81 922 .要構(gòu)成 容量為 4KX8的RAM需要 片容量為256 X 4的RAMA. 2B. 4C. 8D. 323 .尋址容量為1

43、6Kx8的RAMf!要 根地址線。A. 4 B. 8C. 14D. 16 E. 16K4 .若RAM的地址碼有8位,行、列地址譯碼器的輸入端都為4個,則它們的輸 出線(即字線加位線)共有 條。A. 8B. 16C. 32D. 2565 .某存儲器具有8根地址線和8根雙向數(shù)據(jù)線,則該存儲器的容量為A. 8 X 3B. 8KX8C.256 X 8D. 256 X2566.采用對稱雙地址結(jié)構(gòu)尋址1024 X1的存儲矩陣有A. 10行10歹UB. 5行5列C. 32 行 32 歹UD. 1 024 行 1024 歹U7.隨機(jī)存取存儲器具有A.讀/寫B(tài).無讀/寫C.只讀D.只寫8 .欲將容量為128X

44、1的RAM擴(kuò)展為1 024 X 8則需要控制各片選端的輔助譯碼器的輸出端數(shù)為A. 1B. 2C. 3D.9 .欲將容量為256X 1的RAM擴(kuò)展為1 024 X 8則需要控制各片選端的輔助譯碼器的輸入端數(shù)為A. 4B. 2C. 3D.10 .只讀存儲器ROM在運(yùn)行時具有A.讀/無寫 B.無讀/寫 C.讀/寫D.無讀/無寫11 .只讀存儲器ROM中的內(nèi)容,當(dāng)電源斷掉后又接通,存儲器中的內(nèi)容。A.全部改變 B.全部為0C.不可預(yù)料D.保持不變12 .隨機(jī)存取存儲器RAM中的內(nèi)容,當(dāng)電源斷掉后又接通,存儲器中的內(nèi)容A.全部改變 B.全部為1C.不確定D.保持不變13 . 一個容量為512X1的靜態(tài)RAMM有。A.地址線9根,數(shù)據(jù)線1根B.地址線1根,數(shù)據(jù)線9根C.地址線512根,數(shù)據(jù)線9根D.地址線9根,數(shù)據(jù)線512根14 .用若干RAM實(shí)現(xiàn)位擴(kuò)展時,其方法是將 相應(yīng)地并聯(lián)在一起。A.地址線 B.數(shù)據(jù)線 C.片選信號線 D.讀/寫線1 5 . PROM的與陳列(地址譯碼器)是。A.全譯碼可編程陣列B. 全譯碼不可編程陣列C.非全譯碼可編程陣列D.非全譯碼不可編程陣列二十四、判斷題(正確打,錯誤的打X)1 .實(shí)際中,常以字?jǐn)?shù)和位數(shù)的乘積表示存儲容量。()2 . RAM由若干位存儲單元組成,每個存儲單元可存放一位二進(jìn)制信息。()3 .動態(tài)隨機(jī)存取存儲器需要不斷地刷新

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論