



下載本文檔
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、TMS320F28335中文資料TMS320F28335采用176引腳LQFP四邊形封裝,其功能結構參見參考文獻。其主要性能如下: 高性能的靜態(tài)CMOS技術,指令周期為667 ns,主頻達150 MHz; 高性能的32位CPU,單精度浮點運算單元(FPU),采用哈佛流水線結構,能夠快速執(zhí)行中斷響應,并具有統(tǒng)一的內存管理模式,可用CC+語言實現(xiàn)復雜的數(shù)學算法; 6通道的DMA控制器; 片上256 Kxl6的Flash存儲器,34 Kxl6的SARAM存儲
2、器1 Kx16 OTPROM和8 Kxl6的Boot ROM。其中Flash,OTPROM,16 Kxl6的SARAM均受密碼保護; 控制時鐘系統(tǒng)具有片上振蕩器,看門狗模塊,支持動態(tài)PLL調節(jié),內部可編程鎖相環(huán),通過軟件設置相應寄存器的值改變CPU的輸入時鐘頻率; 8個外部中斷,相對TMS320F281X系列的DSP,無專門的中斷引腳。GPI00GPI063連接到該中斷。GPI00一GPI031連接到XINTl,XINT2及XNMI外部中斷,GPl032GPI063連接到XINT3一XINT7外部中斷;
3、0; 支持58個外設中斷的外設中斷擴展控制器(PIE),管理片上外設和外部引腳引起的中斷請求; 增強型的外設模塊:18個PWM輸出,包含6個高分辨率脈寬調制模塊(HRPWM)、6個事件捕獲輸入,2通道的正交調制模塊(QEP); 3個32位的定時器,定時器0和定時器1用作一般的定時器,定時器0接到PIE模塊,定時器1接到中斷INTl3;定時器2用于DSPBIOS的片上實時系統(tǒng),連接到中斷INTl4,如果系統(tǒng)不使用DSPBIOS,定時器2可用于一般定時器;串行外設為2通道CAN模塊、3通道SCI模塊、2個McBSP
4、(多通道緩沖串行接口)模塊、1個SPI模塊、1個I2C主從兼容的串行總線接口模塊; 12位的AD轉換器具有16個轉換通道、2個采樣保持器、內外部參考電壓,轉換速度為80 ns,同時支持多通道轉換; 88個可編程的復用GPIO引腳; 低功耗模式; 19 V內核,33 V IO供電; 符合IEEEll491標準的片內掃描仿真接口(JTAG);TMS320F28335的存儲器映射需注意以下幾點:
5、160; 片上外設寄存器塊03只能用于數(shù)據(jù)存儲區(qū),用戶不能在該存儲區(qū)內寫入程序。 OTP ROM區(qū)(0×38 00000×38 03FF)為只讀空間,存儲A/D轉換器的校準程序,用戶不能對此空間寫入程序。 即使不應用eCAN模塊,也應使能時鐘模塊,將為eCAN分配的RAM空間用作一般RAM。 如果設置安全代碼,存儲器區(qū)域Ox33FF800×33FFF5需全部寫入數(shù)據(jù)0×0000,而不能用于存儲程序或數(shù)據(jù)。反之,0×33FF80Ox33FE
6、F可以存儲數(shù)據(jù)或程序,其中0×33FFF0Ox33FFF5只能存儲數(shù)據(jù)。3 仿真工具和開發(fā)環(huán)境 TMS320F28335開發(fā)工具有:標準的優(yōu)化CC+編譯匯編連接器,CCS集成開發(fā)環(huán)境,評估板和XDS510仿真器。其中CCS是一個界面友好,功能完善的集成的開發(fā)平臺,具有編輯、匯編、編譯、軟硬件仿真調試功能。4 最小應用系統(tǒng) 采用TMS320F28335組成應用系統(tǒng),首先考慮TMS320F28335所具有的各種功能是否滿足應用系統(tǒng)要求。如能滿足則該系統(tǒng)為最小應用系統(tǒng)。一個最小應用系統(tǒng)包括復位電路,時鐘電路
7、、電源及存儲器等。對于TMS320F28335,其具有片上Flash,0TPROM及SARAM存儲器在設計最小應用系統(tǒng)時無需考慮外部存儲器接口問題。41 復位電路的設計 復位采用上電復位電路,由電源器件給出復位信號。一旦電源上電,系統(tǒng)便處于復位狀態(tài),當XRS為低電平時,DSP復位。為使DSP初始化正確,應保證XRS為低電平并至少保持3個CLKOUT周期,同時在上電后,該系統(tǒng)的晶體振蕩器一般需要100200 ms的穩(wěn)定期。所選的電源器件TPS73HD30l一旦加電,其輸出電壓緊隨輸入電壓,當輸出電壓達到啟動RESET的最小電壓時(溫度為25時,其電壓為15 V
8、),引腳RESET輸出低電平,并且至少保持200ms,從而滿足復位要求。42 時鐘電路的設計 向DSP提供時鐘一般有2種方法:一種是利用DSP內部所提供的晶體振蕩器電路,即在DSP的Xl和X2引腳之間連接一晶體來啟動內部振蕩器;另一種方法是將外部時鐘源直接輸入X2CLKIN引腳,Xl懸空,采用已封裝晶體振蕩器。鑒于從資源利用和電路設計的簡單性考慮該最小應用系統(tǒng)的時鐘電路采用TMS320F28335內部晶體振蕩器,具體電路如圖l所示。外部晶體的工作頻率為30 MHz,TMS320F28335內部具有一個可編程的鎖相環(huán),用戶可根據(jù)所需系統(tǒng)時鐘頻率對其編程設置。圖2為DSP的電源引腳連接電路。43 J17AG仿真接口 TMS320F2833
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024年強地運動加速度儀資金申請報告代可行性研究報告
- 2024年合結鋼項目資金籌措計劃書代可行性研究報告
- 2024年熱塑性聚氨酯彈性體項目資金籌措計劃書代可行性研究報告
- 2024年真空離子鍍膜設備資金籌措計劃書代可行性研究報告
- 2024年濾波型無功補償裝置項目投資申請報告代可行性研究報告
- 供電防護員練習試題
- 2025年access數(shù)據(jù)庫計算機二級試題
- 基于全生命周期理論的醫(yī)院科研經(jīng)費管理研究
- 職業(yè)資格-交通工程真題庫-11
- 職業(yè)資格-公路水運公共基礎真題庫-6
- YB-4001.1-2007鋼格柵板及配套件-第1部分:鋼格柵板(中文版)
- 1999年版干部履歷表A4
- 干部人事檔案轉遞單表樣
- 267條表情猜成語【動畫版】
- 人工智能算法分析 課件 【ch01】緒論
- 熱烈祝賀華東六省一市第十五屆小學數(shù)學課堂教學觀摩研省名師優(yōu)質課賽課獲獎課件市賽課一等獎課件
- 外貿PI 簡單模板
- 境外直接投資外匯登記業(yè)務申請表
- 十二木卡姆課件
- 全面輪機英語專業(yè)詞匯
- 安徽工貿職業(yè)技術學院輔導員考試題庫
評論
0/150
提交評論