CMOS數(shù)?;旌闲酒季趾驮肼暩綦x及綜合驗(yàn)證研究_第1頁(yè)
CMOS數(shù)模混合芯片布局和噪聲隔離及綜合驗(yàn)證研究_第2頁(yè)
CMOS數(shù)?;旌闲酒季趾驮肼暩綦x及綜合驗(yàn)證研究_第3頁(yè)
CMOS數(shù)模混合芯片布局和噪聲隔離及綜合驗(yàn)證研究_第4頁(yè)
免費(fèi)預(yù)覽已結(jié)束,剩余1頁(yè)可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、    cmos數(shù)模混合芯片布局和噪聲隔離及綜合驗(yàn)證研究    張卓先摘 要:數(shù)?;旌闲酒呀?jīng)在當(dāng)今世界占據(jù)越來(lái)越大的市場(chǎng)份額了,而它所包含的諸多問題也很值得研究,比如數(shù)字模擬模塊之間的布局、噪聲隔離和電源分配,以及之后的混合驗(yàn)證等。本文即以此入手,闡述了上述數(shù)模混合芯片存在的諸多問題。內(nèi)容涉及到后端設(shè)計(jì)的各個(gè)方面,希望能為廣大后端工程師提供一些借鑒,以期提高芯片設(shè)計(jì)的水平和效率。關(guān)鍵詞:數(shù)模 芯片 噪聲 驗(yàn)證:tn41 :a :1672-3791(2018)10(c)-000-02以功能為標(biāo)準(zhǔn)來(lái)進(jìn)行劃分,集成電路芯片大致可分為三類:純數(shù)字、純模擬以及數(shù)

2、模混合。數(shù)字芯片具有結(jié)構(gòu)化和自動(dòng)化設(shè)計(jì)程度高,研發(fā)速度快,人才培養(yǎng)周期短等特點(diǎn),模擬電路則在精度方面更具優(yōu)勢(shì),而且是自然界各種信號(hào)的接口,缺點(diǎn)是自動(dòng)化程度低,人才培育周期較長(zhǎng)。數(shù)?;旌闲酒瑒t結(jié)合了雙方的優(yōu)勢(shì),是未來(lái)芯片產(chǎn)業(yè)發(fā)展的趨勢(shì)。但數(shù)字和模擬電路之間存在的差異使得混合芯片的布局,噪聲隔離以及l(fā)vs(電路板圖一致性的檢查)驗(yàn)證等方面成為一個(gè)難點(diǎn),本文即以此為切入點(diǎn),探討了上述問題。1 數(shù)模混合芯片的噪聲隔離及布局一般而言,數(shù)字電路頻率高,信號(hào)變化快,會(huì)對(duì)以精度見長(zhǎng)的模擬電路造成嚴(yán)重干擾,所以在芯片上,對(duì)數(shù)模電路之間的各方面隔離就顯得非常重要了。通常情況下,數(shù)字模擬電路之間容易形成干擾的途徑有

3、襯底和金屬線兩種。混合芯片生長(zhǎng)在單一襯底(常為p型注入)之上,對(duì)數(shù)字和模擬電路中的nmos晶體管來(lái)說,它們具有同樣的p型襯底,噪聲即會(huì)通過襯底進(jìn)行傳導(dǎo)。尤其是為了防止閂鎖效應(yīng)(latch up),很多芯片會(huì)加重襯底摻雜以便減小襯底電阻,這樣會(huì)使噪聲傳遞更加嚴(yán)重。而金屬線之間的噪聲傳遞一般是通過線間介質(zhì)層(ild)所具有的電容來(lái)耦合產(chǎn)生的,一般稱其為串?dāng)_(crosstalk)。這些噪聲輕則會(huì)影響電路性能,重則會(huì)使電路邏輯功能產(chǎn)生錯(cuò)誤,對(duì)于上述兩種噪聲干擾的防治,在設(shè)計(jì)中的方法有n阱隔離、保護(hù)環(huán)隔離、深阱隔離、屏蔽線隔離、soi(絕緣襯底硅)等,前4種方法屬于后端設(shè)計(jì)的范疇,最后一種是由工藝廠來(lái)完

4、成的,n阱、保護(hù)環(huán)、深阱(需要額外的掩膜版)和soi的添加都是試圖在襯底上隔絕噪聲,而屏蔽線則用來(lái)隔離線間耦合噪聲。n阱隔離無(wú)需額外掩膜版,但鑒于n阱深度有限,且不能給nmos器件提供完善屏蔽,而深阱的添加則能解決nmos晶體管的分隔問題,且其深度遠(yuǎn)勝于n阱。保護(hù)環(huán)隔離是在模塊外依次添加p型和n型的注入環(huán),三環(huán)結(jié)構(gòu)(pnp)要比雙環(huán)(pn或np)的效果更好。屏蔽線方法是在干擾線和敏感線之間放置連接電源或地的屏蔽線,芯片在上電時(shí)電源電壓會(huì)由零上升,這種波動(dòng)使其屏蔽效果弱于連接地的屏蔽線。模擬信號(hào)和慢數(shù)字信號(hào)之間,慢數(shù)字信號(hào)和時(shí)鐘線之間,高敏感度模擬線和低敏感度模擬線之間的屏蔽,它們所連接的電源或

5、地是不同的,應(yīng)該按照屏蔽線不能給電源和地造成反向干擾這個(gè)原則加以選擇。但無(wú)論是襯底隔離還是屏蔽線的方法,都很難百分之百地去除模擬數(shù)字電路間的噪聲。所以更應(yīng)注意的是在布局上使兩者區(qū)隔開來(lái),因?yàn)閺睦碚撋蟻?lái)說,當(dāng)距離非常大時(shí),噪聲傳導(dǎo)幾乎可以忽略不計(jì)了。可是對(duì)于芯片設(shè)計(jì)而言,面積引發(fā)的成本問題同樣是必須要考慮的,所以適當(dāng)?shù)呐挪寄M數(shù)字單元以做好權(quán)衡就顯得更為重要了。在進(jìn)行數(shù)模混合電路的布局時(shí),首要的考慮因素就是使數(shù)字電路和模擬電路分開,而且頻率最快的數(shù)字電路(如時(shí)鐘電路)和最敏感的模擬電路(如偏置電壓,偏執(zhí)電流模塊,adc)應(yīng)該間隔最遠(yuǎn),最好能處于芯片的兩端,并做好各種屏蔽措施,而信號(hào)轉(zhuǎn)換較慢的數(shù)字

6、電路和敏感度不太高的模擬電路可以放置在數(shù)字和模擬部分的交界處,但它們之間同樣要有屏蔽的存在。與此相結(jié)合的是電源和信號(hào)i/o(輸入輸出接口)的放置,通常情況下,電源i/o分為3種:一是模擬專用i/o,給模擬電路供電;二是數(shù)字低壓i/o,用于芯片內(nèi)的數(shù)字電路;三是數(shù)字高壓i/o,負(fù)責(zé)給i/o上的esd(靜電釋放)器件供電,用于芯片核心邏輯電路的數(shù)字和模擬i/o都應(yīng)該盡量放置于對(duì)應(yīng)電路模塊附近,這樣既避免了金屬連線穿越干擾模塊,產(chǎn)生耦合噪聲,也能使其長(zhǎng)度盡量縮短,減小了寄生參數(shù),同時(shí)還使得數(shù)字和模擬各自的esd環(huán)路保持完整和有效。數(shù)字和模擬i/o的電源和地線之間利用power cut(一組背靠背的二

7、極管)相連接,使得整個(gè)芯片的esd系統(tǒng)完整銜接。需要注意的是,有些模塊的干擾能力極強(qiáng),如pll(鎖相環(huán)),甚至對(duì)數(shù)字電路也會(huì)造成影響,這樣的模塊需要放置于芯片的邊緣處,其電源和地線的i/o最好也要單獨(dú)設(shè)置,而與此相類似,少數(shù)敏感電路也應(yīng)該采用單獨(dú)電源,比如圖像傳感器中的像素陣列,它的電壓同樣應(yīng)該獨(dú)立供給。信號(hào)線之間除了要采用屏蔽外,放置順序也需注意。時(shí)鐘線要放置在最遠(yuǎn)離模擬線的區(qū)域,由近及遠(yuǎn),它旁邊依次是:快變化數(shù)字線,慢變化數(shù)字線,模擬電流線,模擬電壓線,這是按照各部分的干擾和敏感程度劃分的。2 模數(shù)芯片的混合驗(yàn)證模數(shù)芯片的后端設(shè)計(jì)通常分為兩種,以數(shù)字為主導(dǎo)和以模擬為主導(dǎo),這是依照芯片電路中

8、數(shù)字還是模擬占據(jù)更多部分來(lái)決定的。以數(shù)字為主導(dǎo)的流程是將模擬單元的版圖轉(zhuǎn)換為ip,輸入數(shù)字apr(自動(dòng)布局布線)工具中進(jìn)行后續(xù)拼接和驗(yàn)證,以模擬為主導(dǎo)的流程則是將apr生成的數(shù)字部分以gds格式提供給模擬后端工具進(jìn)行后續(xù)工作。本文以后者為例說明模數(shù)芯片的混合驗(yàn)證。不同于單個(gè)模塊可以直接通過calibre提取電路網(wǎng)表進(jìn)行驗(yàn)證,混合芯片的網(wǎng)表通常需要手動(dòng)拼接各個(gè)模塊的子網(wǎng)表。一款常用的混合芯片所用到的子網(wǎng)表有:頂層單元的網(wǎng)表(包含所有的模擬電路和部分不由apr生成的數(shù)字電路,通過icfb工具提取,作為其他所有子網(wǎng)表的頭文件),i/o單元的網(wǎng)表(包含i/o單元定義,由工藝廠提供),ram的網(wǎng)表(ra

9、m生成器自動(dòng)生成),數(shù)字的頂層網(wǎng)表(由apr工具生成),數(shù)字基本單元網(wǎng)表(包含數(shù)字基本單元定義,由工藝廠提供),所有的子網(wǎng)表都應(yīng)該使用命令incluide鏈接入頂層單元網(wǎng)表內(nèi)。apr生成的數(shù)字網(wǎng)表格式是*.v的,要和其他網(wǎng)表進(jìn)行拼接驗(yàn)證就要先對(duì)其利用v2lvs命令進(jìn)行格式轉(zhuǎn)換。數(shù)字頂層網(wǎng)表只描述了數(shù)字單元之間的連接關(guān)系,數(shù)字單元內(nèi)、晶體管級(jí)的定義是在數(shù)字基本單元網(wǎng)表內(nèi)完成的。需要注意的是,工藝廠為了簡(jiǎn)便,對(duì)數(shù)字基本單元網(wǎng)表內(nèi)電源與地的定義使用了global全局變量的方法,這樣可能會(huì)影響到頂層網(wǎng)表內(nèi)電源與地的定義,造成混合驗(yàn)證錯(cuò)誤,所以相關(guān)端口的命名一定要加以區(qū)分。因?yàn)閍pr產(chǎn)生的數(shù)字模塊網(wǎng)表是通過include命令鏈入的,所以當(dāng)頂層網(wǎng)表內(nèi)有調(diào)用關(guān)系的語(yǔ)句涉及到相關(guān)數(shù)字模塊時(shí),應(yīng)該使用黑盒子的驗(yàn)證方法,只保留它的端口,而其內(nèi)部應(yīng)該像黑盒子一樣掏空,相同的方法還適用于i/o電路網(wǎng)表。3 結(jié)語(yǔ)本文陸續(xù)探討了數(shù)模混合芯片在布局,噪聲隔離和綜合驗(yàn)證等方面存在的一些問題,內(nèi)容涉及到后端設(shè)計(jì)的各個(gè)方面,希望

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論